车载信息娱乐(IVI)系统

可靠、安全、低功耗的FPGA实现IVI系统

随着现代汽车越来越多地采用移动技术,消费者也期待他们的车载信息娱乐系统拥有智能手机的特性和功能。莱迪思汽车级FPGA能以极低功耗提供灵活、可靠、安全的车载信息娱乐系统集成。

  • 实现多个传感器与图像处理器的低延迟连接,从而为驾驶员提供车辆周围的实时信息
  • 使用DisplayPort和图像增强算法实现灵活的显示处理和互连,例如利用莱迪思Drive™解决方案集合实现局部调光和视频缩放
  • 使用莱迪思sensAI将多个传感器和显示屏连接智能人机交互界面,用于车载信息娱乐系统
  • 实现安全可靠的硬件认证防止网络攻击,通过基于莱迪思FPGA硬件的功能安全(FuSa)确保系统安全
IVI

跳转到

框图

Infotainment Systems Overview

应用案例

车载信息娱乐系统的视频接口桥接

  • SoC和不同显示屏之间的互操作性
  • 分担SoC的视频图像增强功能,例如局部调光
  • 支持灵活的视频&图像分辨率和接口
  • 灵活的架构能让终端客户自行调节

使用CrossLink-NX通过MIPI SERDES实现传感器聚合

  • 支持虚拟通道,最多聚合14个传感器
  • 片上大型存储器,实现更快的帧率和网络边缘处理
  • 采用MIPI SERDES技术的接口支持高达10 Gbps MIPI CSI-2
  • 低功耗器件,尺寸更小,更安全

使用CrossLink-NX、Certus-NX或LatticeXP2 FPGA实现电子后视镜应用

  • 支持各类摄像头传感器和显示接口
  • 低功耗,散热更好
  • 单芯片传感器聚合和ISP解决方案
  • 优化的盲点检测和夜视功能提高驾驶安全性

传感器聚合传输距离长达10 m

  • 使用Auto SERDES芯片组进行实时图像和数据传输
  • 传感器聚合和无偏移的高速数据传输
  • 布线更长,成本更低,电磁脉冲干扰(EMI)更小
  • FPGA可连接各类传感器接口

CrossLink-NX和Certus-NX功能全面的ISP流水线

  • 功能全面的通用图像信号处理流水线
  • 用户可自行配置的参数化IP
  • 单独的图像传感器接口支持高动态范围(HDR)
  • 优化的莱迪思FPGA架构

使用CrossLink-NX和Certus-NX实现驾驶位显示屏叠加(Overlay)显示

  • 灵活性高,支持各种显示接口,如DSI、eDP
  • 显示屏处理器功能可配置
  • 驾驶位消息通知的叠加显示功能,功耗低,利于散热

基于硬件的安全启动和供应链安全

  • 符合NIST标准的平台固件保护恢复方案(PFR)可用于ADAS/DA域控制器
  • 实时保护、检测和恢复功能。通过不可绕过的安全模块保护易受攻击的组件
  • 可扩展的解决方案,对电路板上的所有固件实现纳秒级响应速度

实现汽车ECU的信任链

  • 硬件可信根是保护整个汽车系统和ECU的信任链中的首个环节
  • 上电时,硬件化的器件配置引擎能够加密验证MachXO3D的配置镜像
  • 汽车ECU上电时,嵌入式安全模块提供加密功能来验证其他的平台固件
  • MachXO3D拥有瞬时启动特性,是平台上首个安全启动的器件,是实现信任链的首选

采用Cross-Link-NX或Certus-NX FPGA实现360环视

  • 360环视监控系统
  • 单芯片聚合4枚摄像头和ISP解决方案
  • 连接不同的摄像头传感器和显示设备
  • 低延迟、顺应未来发展趋势

参考设计

MIPI CSI-2转HDMI参考设计

Reference Design

MIPI CSI-2转HDMI参考设计

MIPI CSI-2转HDMI参考设计包括了仿真设计所需的可综合的MIPI-HDMI内核设计和激励发生器、检查器和测试平台。
MIPI CSI-2转HDMI参考设计
DisplayPort & 视频缩放器参考设计

Reference Design

DisplayPort & 视频缩放器参考设计

Lattice Drive DisplayPort和视频缩放器参考设计可轻松评估各种DisplayPort接口。
DisplayPort & 视频缩放器参考设计
SLVS-EC传感器到PCIe桥接参考设计

Reference Design

SLVS-EC传感器到PCIe桥接参考设计

该参考设计通过高速接口从CMOS图像传感器接收串行数据,并将其转换为DMA/PCIe子系统数据格式。
SLVS-EC传感器到PCIe桥接参考设计
莱迪思mVision MIPI视频传感器到PCIe桥接参考设计

Reference Design

莱迪思mVision MIPI视频传感器到PCIe桥接参考设计

该演示将传感器数据传输到计算机存储器,并使用软件驱动将数据渲染为视频,在计算机屏幕上显示。
莱迪思mVision MIPI视频传感器到PCIe桥接参考设计
CertusPro-NX N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation

Reference Design

CertusPro-NX N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation

Modular MIPI/D-PHY Reference Design - Multiple channel image data concatenated horizontally line by line and offers up to eight-channel aggregation.
CertusPro-NX N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation

演示示例

莱迪思图像信号处理演示

演示

莱迪思图像信号处理演示

为嵌入式视觉开发套件提供基于ECP5 FPGA的完整ISP示例设计,非常适合工业、医疗和汽车应用。
莱迪思图像信号处理演示
MIPI CSI-2转HDMI演示

演示

MIPI CSI-2转HDMI演示

莱迪思MIPI-HDMI演示使用多个莱迪思IP和在处理流水线中连接这些IP的胶合逻辑构建。
MIPI CSI-2转HDMI演示
DisplayPort & 视频缩放器演示

演示

DisplayPort & 视频缩放器演示

莱迪思DisplayPort和视频缩放演示增强了DisplayPort信号的转换,以确保与各种视频格式的无缝兼容。
DisplayPort & 视频缩放器演示
DisplayPort、缩放器和局部调光演示

演示

DisplayPort、缩放器和局部调光演示

莱迪思DisplayPort、缩放器和局部调光演示实现对输入视频的放大,并控制面板的全LED阵列背光。
DisplayPort、缩放器和局部调光演示
Lattice mVision MIPI Video Sensor to PCIe Bridge Demonstration

演示

Lattice mVision MIPI Video Sensor to PCIe Bridge Demonstration

This design demonstrates the functionality of transferring MIPI CSI-2 sensor video data to a computer through PCIe with a Direct Memory Access (DMA) engine.
Lattice mVision MIPI Video Sensor to PCIe Bridge Demonstration

IP核

Image Signal Processing IP Cores Suite

IP Core

Image Signal Processing IP Cores Suite

The Lattice mVision ISP IP Core implements ISP pipelines for image quality enhancements in embedded designs based on Lattice FPGA devices.
Image Signal Processing IP Cores Suite
DisplayPort IP核

IP Core

DisplayPort IP核

莱迪思DisplayPort IP核用于传输和接收消费类和专业显示器的串行数字视频。
DisplayPort IP核
视频缩放器IP核

IP Core

视频缩放器IP核

莱迪思视频缩放器IP核用于放大或缩小视频流的分辨率。
视频缩放器IP核
Helion IONOS图像信号处理IP系列

IP Core

Helion IONOS图像信号处理IP系列

来自Helion Vision的全面、高质量、可自行配置的ISP解决方案,包括了从基本到高级的高动态范围成像(HDRI)色彩流水线。
Helion IONOS图像信号处理IP系列

汽车质量&安全标准

Support

技术支持

有问题?我们来帮助您

质量和可靠性

参考资料帮助解答您的问题