RGMII至GMII桥接

双向桥接功能,用于在RGMII和GMII之间传输数据
 

LatticeReferenceDesign-LogoGMII(千兆媒体独立接口)是一个以太网接口标准,RGMII(精简的千兆媒体独立接口)旨在替代GMII。 RGMII的主要目标是以高性价比、与技术无关的方式将引脚数从22个减少到12个。该参考设计针对RGMII和GMII之间的数据传输提供了一个双向桥接功能。

 

特性

  • 从GMII到RGMII的数据桥接
  • 从RGMII到GMII的数据桥接
  • 工作频率>125 MHz
  • 使用HSTL I/O,无需额外的HSTL缓冲器

立即跳转到

框图

RGMII to GMII Bridge Reference Design

性能和尺寸

器件系列 语言 速度等级 资源使用 (LUT) fMAX (MHz) I/O 架构资源
MachXO5-NX6 Verilog -9 4 >125 33 2 PLL, 5 ODDR
CertusPro-NX5 Verilog -9 4 >125 33 2 PLL, 5 ODDR
LatticeXP3 Verilog -4 3 >125 33 2 PLL, 5 ODDR
LatticeECP /
LatticeEC2
Verilog -4 3 >125 33 2 PLL, 5 ODDR
LatticeECP31 Verilog -7 4 >125 33 2 PLL, 5 ODDR
ECP54 Verilog -8 4 >125 33 2 PLL, 5 ODDR

1. 性能和资源使用数据是通过LFE3-95EA-7FN1156C器件和Lattice Diamond 3.8设计软件测得的。
2. 性能和资源使用数据是通过LFEC20E-4F672C器件和Lattice Diamond 3.8设计软件测得的。
3. 性能和资源使用数据是通过LFXP10E-4F256C器件和Lattice Diamond 3.8设计软件测得的。
4. 性能和资源使用数据是通过LFE5UM-85F-8BG756C器件和带LSE的Lattice Diamond 3.8设计软件测得的。
5. 性能和资源使用数据是通过LFCPNX-100-7BBG484I器件和带LSE的Lattice Radiant 3.1设计软件测得的。
6. 性能和资源使用数据是通过LFMXO5-25-9BBG256C器件和带LSE的Lattice Radiant 3.1设计软件测得的。

注意:最大时钟频率是通过使用莱迪思设计软件运行时序分析获得的。

订购信息

可以在莱迪思Radiant设计软件中免费使用。

 

文档

技术资源
标题 编号 版本 日期 格式 文件大小
选择全部
RGMII to GMII Bridge Reference Design
FPGA-RD-02136 2.5 6/23/2021 PDF 762.7 KB
RGMII to GMII Bridge - Source Code
FPGA-RD-02136 6/23/2021 ZIP 968.6 KB