Mach-NX——实现可编程系统控制的硬件安全方案

支持384位加密和MCTP-SPDM

网络保护恢复系统控制——基于莱迪思在安全控制方面的领先地位,适应不断发展的PFR要求。包括了不可更改的安全区域(Secure Enclave),可实现硬件可信根和384位加密。

动态的端到端固件保护——纳秒级响应速度阻断系统总线上的恶意活动,提供实时的固件保护。

快速定制——使用莱迪思Propel轻松地在RISC-V环境下配置安全特性。快速开发符合NIST SP 800-193标准的PFR解决方案。

特性

  • 高达8.4 K用户逻辑、2669 Kb用户闪存和双引导闪存
  • 高达379可编程I/O,支持1.2/1.5/1.8/2.5/3.3 V I/O电压
  • 安全区域支持384位加密,包括SHA、HMAC和ECC
  • 通过Propel配置PFR和安全功能,简化开发,提升体验
  • 稳定性高、低功耗、比CMOS器件的软错误率降低3倍

跳转到

产品系列表

Mach-NX器件选型指南
特性 LFMNX-50
用户逻辑单元 8400
分布式RAM(Kb) 73
EBR SRAM(Kb) 432
UFM(Kb) 1064 / 26691
PLL数量 2
硬核安全功能2
可配置PFR 1
安全区域(Secure Enclave) 1
SoC硬核功能
I2C 2
SPI 1
定时器/计数器 1
振荡器 1
片上双引导 3
核心Vcc - 2.5 – 3.3V
温度等级
商用级
工业级

1. 禁用双引导功能时,镜像空间可作为额外的用户闪存使用。
2. 40K LC等效设计
3. 用于用户逻辑

0.8 mm引脚封装和I/O总数

LFMNX-50
256-ball caBGA (14 x 14 mm) 200
484-ball caBGA (19 x 19 mm) 379

框图

Mach-NX架构

  • 高达8.4K用户逻辑、最高2669 Kb用户闪存和双引导闪存特性
  • 高达379可编程I/O,支持1.2/1.5/1.8/2.5/3.3 V I/O电压
  • 安全区域支持384位加密

Design Resources

开发套件和开发板

我们的开发板和开发套件能够简化您的设计流程

IP和参考设计

使用经过预先测试、可重复使用的功能简化您的设计工作

软件

覆盖整个设计流程,非常易于使用

文档

快速参考
技术资源
资讯资源
下载
标题 编号 版本 日期 格式 文件大小
Mach-NX SFB Hardware Usage Guide
FPGA-TN-02222 1.0 10/7/2021 PDF 1.9 MB
Mach-NX sysIO Usage Guide
FPGA-TN-02233 1.0 12/8/2020 PDF 1.1 MB
Mach-NX PFR and SFB Architecture Usage Guide
FPGA-TN-02230 0.83 9/6/2021 PDF 1.9 MB
Mach-NX sysCLOCK PLL Design and Usage Guide
FPGA-TN-02215 1.0 9/22/2021 PDF 2 MB
Mach-NX Dual Boot Usage Guide
FPGA-TN-02229 1.0 8/31/2021 PDF 508.6 KB
Mach-NX Hardware Checklist
FPGA-TN-02235 1.1 8/30/2021 PDF 803.9 KB
Memory Usage Guide for Mach-NX Devices
FPGA-TN-02236 1.0 12/7/2020 PDF 7.7 MB
Mach-NX Programming and Configuration Usage Guide
FPGA-TN-02231 1.0 5/26/2021 PDF 2.4 MB
Reflow Temperature Guidelines and Moisture Sensitivity
FPGA-TN-02041 4.3 6/23/2021 PDF 776.5 KB
PCB Layout Recommendations for BGA Packages
FPGA-TN-02024 4.7 9/21/2021 PDF 7.6 MB
Implementing High Speed Interfaces with Mach-NX
FPGA-TN-02234 1.0 12/8/2020 PDF 2.2 MB
Mach-NX Device Family Data Sheet
FPGA-DS-02084 .80 12/7/2020 PDF 3.3 MB
Mach-NX FCBGA484 Pinout
FPGA-SC-02020 1.0 9/8/2021 CSV 16.6 KB
Package Diagrams
FPGA-DS-02053 6.6 9/28/2021 PDF 8.5 MB
标题 编号 版本 日期 格式 文件大小
Mach-NX Device Family Data Sheet
FPGA-DS-02084 .80 12/7/2020 PDF 3.3 MB
标题 编号 版本 日期 格式 文件大小
Mach-NX SFB Hardware Usage Guide
FPGA-TN-02222 1.0 10/7/2021 PDF 1.9 MB
Mach-NX sysIO Usage Guide
FPGA-TN-02233 1.0 12/8/2020 PDF 1.1 MB
Mach-NX PFR and SFB Architecture Usage Guide
FPGA-TN-02230 0.83 9/6/2021 PDF 1.9 MB
Mach-NX sysCLOCK PLL Design and Usage Guide
FPGA-TN-02215 1.0 9/22/2021 PDF 2 MB
Mach-NX Dual Boot Usage Guide
FPGA-TN-02229 1.0 8/31/2021 PDF 508.6 KB
Mach-NX Hardware Checklist
FPGA-TN-02235 1.1 8/30/2021 PDF 803.9 KB
Memory Usage Guide for Mach-NX Devices
FPGA-TN-02236 1.0 12/7/2020 PDF 7.7 MB
Mach-NX Programming and Configuration Usage Guide
FPGA-TN-02231 1.0 5/26/2021 PDF 2.4 MB
Reflow Temperature Guidelines and Moisture Sensitivity
FPGA-TN-02041 4.3 6/23/2021 PDF 776.5 KB
PCB Layout Recommendations for BGA Packages
FPGA-TN-02024 4.7 9/21/2021 PDF 7.6 MB
Implementing High Speed Interfaces with Mach-NX
FPGA-TN-02234 1.0 12/8/2020 PDF 2.2 MB
标题 编号 版本 日期 格式 文件大小
Mach-NX FCBGA484 Pinout
FPGA-SC-02020 1.0 9/8/2021 CSV 16.6 KB
Package Diagrams
FPGA-DS-02053 6.6 9/28/2021 PDF 8.5 MB
标题 编号 版本 日期 格式 文件大小
OrCAD Symbols
FPGA-SC-02019 12/8/2020 OLB 48.5 KB
标题 编号 版本 日期 格式 文件大小
Product Selector Guide
I0211 32.0 10/1/2021 PDF 11.3 MB
标题 编号 版本 日期 格式 文件大小
Mach-NX White Paper
1.0 1/5/2021 PDF 322.7 KB
标题 编号 版本 日期 格式 文件大小
[BSDL] LFMNX-50
FPGA-MD-02011 1.14 12/8/2020 ZIP 18.4 KB
标题 编号 版本 日期 格式 文件大小
Mach-NX Device Family Delphi Models
FPGA-MD-02021 1.0 3/2/2021 ZIP 171.3 KB
标题 编号 版本 日期 格式 文件大小
[IBIS] LFMNX-50
FPGA-MD-02012 1.0 2/25/2021 ZIP 15.4 MB

Support

技术支持

有问题?我们来帮助您

质量和可靠性

参考资料帮助解答您的问题

Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.