Avant-E评估板

该原型设计开发板载有适用于网络边缘应用的中端FPGA

莱迪思Avant-E评估板能让设计人员协助用户快速开展原型设计和测试其特定设计。它提供对所有I/O和SERDES通道的访问,以及广泛的存储器选择,从而实现更快的原型设计和开发。

该板采用了1156球fcBGA封装的Avant-E 500 LC FPGA(LAV-AT-500E-2LFG1156CAS)器件,板载LPDDR4存储器,大部分I/O连接到FMC、PMOD、SMA和其他可用于用户自定义应用的连接器,设计人员可以充分研究和测试Avant系列产品的功能。

特性

  • 通用输入/输出(GPIO)分线到2个FMC、PMOD和Raspberry Pi
  • 总共95个宽范围I/O和468个高速差分I/O(234 对)
  • USB-B(mini)用于器件编程
  • 两个参考时钟源
  • 8个输入DIP开关、4个按钮、8个绿色LED、8个红色LED和3个七段LED,方便设计人员配置

跳转到

套件内容

  • Avant-E评估板
  • 12 V AC/DC适配器和国际插头适配器
  • 通过PC编程的USB线(USB-A到Mini-B)
  • 莱迪思Radiant软件快速入门指南下载信息

开发板图片

正面图(带跳线)

背面图

侧面图

订购信息

  • 订购编号:LAV-500E-EVN
  • 点击此处联系您附近的莱迪思授权经销商

文档

快速参考
技术资源
下载
标题 编号 版本 日期 格式 文件大小
选择全部
Avant-E Evaluation Board - User Guide and Schematics
FPGA-EB-02057 1.5 7/24/2024 PDF 6.2 MB
Avant-E Evaluation Board - Quick Start Guide
QS069 3.0 3/8/2024 PDF 697.7 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Avant-E Evaluation Board - Schematics
3/8/2024 ZIP 1.5 MB
标题 编号 版本 日期 格式 文件大小
选择全部
Avant-E Evaluation Board - Layout
3/8/2024 BRD 19.2 MB
Avant-E Evaluation Board - Gerber Files
3/8/2024 ZIP 1.2 MB
Avant-E Evaluation Board - BOM
3/8/2024 XLSX 53.2 KB
Avant-E Evaluation Board - Complete Design Package
3/8/2024 ZIP 14.7 MB
Avant-E Evaluation Board Default Demo - Bitstream
3/8/2024 ZIP 76.2 KB
Avant-E Evaluation Board Default Demo - Source Code
3/8/2024 ZIP 712 KB

支持

技术支持

有问题?我们来帮助您

质量和可靠性

参考资料帮助解答您的问题