并行接口到MIPI DSI显示器接口桥接参考设计

桥接传统处理器和移动显示接口

MIPI D-PHY是用于常见摄像头和显示器应用的实用PHY。它旨在替代基于LVCMOS或LVDS的传统的并行总线。但是,许多处理器和显示器/摄像头仍使用RGB、CMOS或MIPI显示像素接口(DPI)等接口。

并行接口转MIPI桥接参考设计可将RGB接口的处理器快速连接MIPI DSI接口的显示屏或者将CMOS接口的摄像头桥接到CSI-2接口处理器。莱迪思半导体的并行接口到MIPI DSI显示器接口桥接参考设计通过其CrossLink™-NX器件实现了这种转换。非常适合可穿戴设备、平板电脑、人机交互、医疗设备和诸多其他应用。

特性

  • 符合MIPI D-PHY v1.2、MIPI DSI v1.2和MIPI CSI-2 v1.2规范
  • 支持软核D-PHY速率高达6 Gb/s、硬核D-PHY速率高达10 Gb/s的 MIPI DSI和MIPI CSI-2
  • 支持1、2或4个MIPI D-PHY数据通道
  • 支持同步事件的非突发模式,仅用于DSI数据包的传输
  • 在垂直和水平消隐期间支持低功耗(LP)模式
  • 支持常见的MIPI DSI兼容视频格式(RGB888、RGB666)

跳转到

框图

Parallel to MIPI CSI-2 / DSI Display Interface Bridge Reference Design Block Diagram for CertusPro-NX​

Parallel to MIPI CSI-2 / DSI Display Interface Bridge Reference Design Block Diagram for CrossLink-NX​

Parallel to MIPI CSI-2 / DSI Display Interface Bridge Reference Design Block Diagram for CrossLink​

CrossLink and CrossLink-NX Modular IP Support Table

Resource Utilization

Configurations Targeting LFCPNX
Configuration LUT
(Utilization/Total)
FF
(Utilization/Total)
EBR
(Utilization/Total)
I/O
(Utilization/Total)
4-lane, Gear 8, Soft D-PHY, CSI-2, RAW14, 1 Pixels/clock 763/79872 602/80769 1/208 25/299
4-lane, Gear 8, Soft D-PHY, CSI-2, RAW12, 6 Pixels/clock 1109/79872 754/80769 4/208 88/299
4-lane, Gear 8, Soft D-PHY, DSI, RGB888, 2 Pixels/clock 803/79872 857/80769 3/208 64/299
4-lane, Gear 8, Soft D-PHY, DSI, RGB666, 2 Pixels/clock 929/79872 829/80769 2/208 52/299
Configurations Targeting LIFCL
Configuration LUT
(Utilization/Total)
FF
(Utilization/Total)
EBR
(Utilization/Total)
I/O
(Utilization/Total)
4-lane, Gear 16, Hard D-PHY, DSI, RGB888, 4 Pixels/clock 19 4 6 102
1-lane, Gear 8, Soft D-PHY, DSI, RGB888, 1 Pixels/clock 4 2 1 34
4-lane, Gear 16, Hard D-PHY, CSI-2, RAW12, 10 Pixels/clock 5 3 8 126
1-lane, Gear 8, Hard D-PHY, CSI-2, RAW8, 1 Pixels/clock 2 1 1 13

Documentation

技术资源
标题 编号 版本 日期 格式 文件大小
选择全部
CertusPro-NX Parallel to MIPI CSI-2/DSI Display Interface Bridge Reference Design - Source Code
7/4/2023 ZIP 35.2 MB
CertusPro-NX Parallel to MIPI CSI-2/DSI Display Interface Bridge Reference Design - User Guide
FPGA-RD-02239 1.2 12/19/2023 PDF 1.5 MB
CrossLink-NX Parallel to MIPI CSI-2/DSI Display Interface Bridge Reference Design - Source Code
5/20/2024 ZIP 2.4 MB
CrossLink-NX Parallel to MIPI CSI-2/DSI Display Interface Bridge Reference Design - User Guide
FPGA-RD-02214 1.2 5/20/2024 PDF 1.4 MB
CrossLink Parallel to MIPI CSI-2/DSI Display Interface Bridge Reference Design - Source Code
8/30/2024 ZIP 1.2 MB
CrossLink Parallel to MIPI CSI-2/DSI Display Interface Bridge Reference Design - User Guide
FPGA-RD-02293 1.0 8/30/2024 PDF 1 MB