PCI目标器件32位/33MHz

这个33MHz 32位PCI目标器件参考设计已经为莱迪思PLD进行了优化。该PCI目标器件设计用于将不支持PCI协议的后端器件连接到PCI总线。后端接口可以修改以满足对接系统的要求。无论是新手抑或经验丰富的设计师都能利用设计中充分开发的自动化测试平台来验证其功能,从而快速开发自己的设计。本设计符合PCI 2.2规范。

立即跳转到

框图

性能和大小

经测试的器件* 性能 I/O引脚 设计大小 版本
LCMXO2280C-5FT256C >70MHz 111 213 LUTs 3.3
LC4512V-35FT256C >70MHz 111 285/512 宏单元 3.3
LFE3-70E-8FN484C >33 MHz 111 250 LUTs 3.4
LFXP2-5E-5FT256C >33 MHz 111 252 LUTs 3.4

* 可能可以在其他器件中工作。

注: 以上所示的性能和设计规模仅是估计值。实际结果可能取决于所选择的参数、时序约束和所用的器件。若要了解更详细的情况,请查阅设计文件。除非另有说明,所有的代码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 编号 版本 日期 格式 文件大小
PCI Target 32-bit/33MHz
FPGA-RD-02134 3.6 1/31/2021 PDF 1.8 MB
PCI Target (33MHz, 32 Bit ) - Source Code
RD1008 3.5 8/20/2013 ZIP 980.4 KB
Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.