互连—可穿戴设备解决方案

应用处理器的I/O限制是否成为了您的设计障碍?莱迪思FPGA能够帮助您。使用莱迪思FPGA按照您的方式实现您想要的功能。

灵活性——莱迪思FPGA支持各种I/O标准,提供连接到各类传感器、存储器、仪表板等器件所需的灵活性。使用莱迪思FPGA立即实现低成本、低功耗的创新。

拥有丰富I/O的FPGA——莱迪思PFGA提供多个I/O bank,支持独立的I/O电压,是实现GPIO I/O扩展的理想选择。

立即跳转到

框图

SPI到MIPI DSI桥接

  • 市场上支持MIPI D-PHY的功耗最低的FPGA
  • 仅使用3.1K逻辑单元、1个PLL和6个 DSP块,用户就可以实现我们的MIPI D-PHY IP以直接连接和桥接SPI到MIPI CSI2或SPI到MIPI DSI
  • 凭借iCE40UltraPlus中的智能存储器,您还可以缓存各种用户场景下的完整或部分帧数据。一种使用场景是多层图形加速

并行总线到彩色顺序制显示屏(color sequential display)桥接

  • 您的可穿戴设备应用处理器不支持彩色顺序制显示屏?使用莱迪思FPGA将并行RBG视频流转换为显示屏要求的R,G & B数据。
  • 莱迪思FPGA支持多种接口标准和协议,如LVDS、并行RGB、MIPI DSI等,可满足您的特定桥接需求。

“永远在线”的控制器到显示屏桥接

  • 使用低功耗、小尺寸的莱迪思FPGA来实现“永远在线”的可穿戴设备显示功能,同时还能满足您的系统功耗预算。
  • 莱迪思FPGA集成振荡器和PLL,可用于实现客户所需的其他自定义功能。

I/O电平转换和自动时间校准

  • 莱迪思PFGA提供多个带有独立电平控制的I/O bank,可用于创建您的自定义电平转换桥接解决方案。

适用于互联解决方案的设计资源

可编程逻辑参考设计
  供应商 ECP5 / ECP5-5G iCE40 UltraPlus LatticeECP2/M LatticeECP3 LatticeXP2 MachXO2 MachXO3
7:1 LVDS 视频接口 Lattice        
MIPI DSI 接收桥接 Lattice      
MIPI DSI发送桥接 Lattice      
SPI到MIPI D-PHY桥接 Lattice            

文档

资讯资源
标题 编号 版本 日期 格式 文件大小
Lattice Semiconductor's Internet of Things
1.0 3/11/2015 PDF 625.7 KB
标题 编号 版本 日期 格式 文件大小
iCE40 Ultra Wearables Infographic
1.0 12/31/2015 PNG 459.9 KB


支持

技术支持

有问题?我们来帮助您

质量和可靠性

相关参考资料有助于解决您的问题

Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.