ispClock

IF(时间=金钱),THEN(使用ispClock)

时间不等人——为什么还要浪费时间在零延迟缓冲器、扇出缓冲器、端接电阻、延时线以及弯曲的时钟走线布局上?ispClock器件就可实现上述所有功能。

高性能的时钟器件——ispClock可进行在系统编程,生成多个时钟频率并用不同的信号要求来驱动时钟网络。

时间流补偿——对每个输出进行时钟走线长度差异的补偿,精确地匹配走线阻抗并且用不同的信号要求来驱动时钟网络—所有这些都满足严格的相偏和抖动标准。

特性

  • 多个可用的器件:ispClock5600A用于时钟频率生成、ispClock5400D用于差分时钟分配以及ispClock5300S用于单端时钟分配
  • 减少电路板占用面积——单个ispClock器件即可替代多种类型的时钟器件
  • 最大周期—周期抖动70 ps(峰—峰)
  • 最大相位抖动50 ps
  • 支持多种接口类型:LVTTL、LVCMOS、SSTL、HSTL、LVDS、LVPECL、差分SSTL、差分HSTL

立即跳转到

产品系列表

ispClock产品系列选型指南

特性 ispClock5600A系列 ispClock5400D系列 ispClock5300S系列
输出 20或10 10或6 20, 16, 12, 8或4
输入工作频率范围 8至400MHz 50至400MHz 8至267MHz
输出工作频率范围 4至400MHz 50至400MHz 5至267MHz
VCO工作频率 320至800MHz 400至800MHz 160至400MHz
扩频兼容性
单端扇出缓冲器接口 LVTTL, LVCMOS, HSTL, eHSTL, SSTL LVTTL, LVCMOS, HSTL, eHSTL, SSTL
单端时钟参考与反馈接口 LVTTL, LVCMOS, SSTL, HSTL LVCMOS LVTTL, LVCMOS, HSTL, eHSTL, SSTL
差分扇出缓冲器接口 SSTL, HSTL, LVDS, LVPECL LVDS, LVPECL, HSTL, SSTL, HCSL, MLVDS
差分时钟参考与反馈接口 HSTL, SSTL, LVDS, LVPECL LVDS, LVPECL, HSTL, SSTL, HCSL, MLVDS LVDS, LVPECL, HSTL, SSTL
PLL反馈类型 内部/外部 内部/外部 外部
M、N分频器 从1至40
V分频器数 5 4 3
V分频器计数范围 2至80(步长为2) 2至16(2的幂次方) 1至32(2的幂次方)
最大的周期-周期抖动 70ps(峰-峰) 29ps(峰-峰) 70ps(峰-峰)
最大周期抖动(RMS) 12ps 2.5ps 12ps
最大相位抖动(RMS) 50ps 6ps(典型值) 50ps
最大静态相位偏移 -100ps至200ps -5ps至95ps -40ps至100ps
产生几种频率 5 4 3
可编程相位偏移 156ps至12ns 156ps至12ns 156ps至5ns
可编程时间偏移 0ps至288ps
扇出缓冲器模式
可编程端接电阻 40至70Ω & 20Ω设置 40至70Ω & 20Ω设置

设计资源

IP和参考设计

使用经过预先测试、可重复使用的功能简化您的设计工作

应用说明

了解如何最高效地使用我们一系列的FPGA和开发板

软件

覆盖整个设计流程,非常易于使用

开发套件和开发板

我们的开发板和开发套件能够简化您的设计流程

编程硬件

使用我们的编程硬件,轻松完成在系统编程和在线重配置

下载

快速参考
技术资源
资讯资源
下载
标题 编号 版本 日期 格式 文件大小
选择全部
ispClock5620A Evaluation Board: ispPAC-CLK5620A-EV1
Describes the features and operation of the ispPAC-CLK5620A-EV1 evaluation board.
AN6072 3/1/2007 PDF 929.7 KB
Interfacing ispClock5600A with Reference Clock Oscillators
AN6079 01.0 8/6/2008 PDF 513.5 KB
ispClock5620 Evaluation Board ispPAC-CLK5620-EV1
AN6064 11/1/2004 PDF 1019.1 KB
Using a Low-Cost CMOS Oscillator as a Reference Clock for SERDES Applications
AN6080 01.1 2/13/2012 PDF 202.4 KB
Driving SERDES Reference Clocks with the ispClock5400D Differential Clock Buffer
AN6081 01.0 10/6/2009 PDF 741.8 KB
标题 编号 版本 日期 格式 文件大小
选择全部
ispClock5300S Data Sheet
DS1010 01.4 10/1/2007 PDF 1.2 MB
ispClock 5600A Family Data Sheet
DS1019 01.4 6/3/2008 PDF 969.3 KB
ispClock5400D Family Data Sheet
DS1025 01.3 12/14/2011 PDF 1.6 MB
ispClock 5600 Family Data Sheet Revision History
2/1/2005 PDF 8 KB
标题 编号 版本 日期 格式 文件大小
选择全部
ispClock5620A Evaluation Board: ispPAC-CLK5620A-EV1
Describes the features and operation of the ispPAC-CLK5620A-EV1 evaluation board.
AN6072 3/1/2007 PDF 929.7 KB
Interfacing ispClock5600A with Reference Clock Oscillators
AN6079 01.0 8/6/2008 PDF 513.5 KB
ispClock5620 Evaluation Board ispPAC-CLK5620-EV1
AN6064 11/1/2004 PDF 1019.1 KB
Using a Low-Cost CMOS Oscillator as a Reference Clock for SERDES Applications
AN6080 01.1 2/13/2012 PDF 202.4 KB
Driving SERDES Reference Clocks with the ispClock5400D Differential Clock Buffer
AN6081 01.0 10/6/2009 PDF 741.8 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Generating a Single-Ended Clock Source from ispClock5400D Differential Clock Buffers Reference Design - Documentation
RD1069 1.0 1/22/2010 PDF 171.3 KB
Generating a Single-Ended Clock Source from ispClock5400D Differential Clock Buffers - Source Code
RD1069 1.0 1/22/2010 ZIP 129.9 KB
标题 编号 版本 日期 格式 文件大小
选择全部
PCN 02A-15 Affected_OPN_Listing
Discontinuance
3.0 8/12/2015 XLSX 310.4 KB
PCN 02A-15 SnPb and Select Mature Family Discontinuance
1.0 6/18/2015 PDF 316.9 KB
PCN02A-15 Frequently Asked Questions
2.0 6/18/2015 DOCX 60.8 KB
PCN06A-19 Mature Select Devices Discontinuance
6/25/2019 PDF 305.2 KB
PCN07B-19 Unisem Shutdown
PCN07B-19 11/26/2019 PDF 348.2 KB
PCN06C-11 Withdrawal of PCN06B-11
Material Set
PCN06C-11 1.0 8/1/2011 PDF 838.5 KB
ACN03D-11 Withdrawal of ACN03C-11
Material Set
ANC03D-11 1 4/1/2011 PDF 796.6 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Lattice OrCAD Capture Schematic Library (OLB)
This file contains an OrCAD Capture Schematic Library (OLB file type) for all Lattice products. This .zip file also includes a .xls worksheet with a list of the contents of the OLB. These symbols can be used to help with OrCAD schematic designs.
FPGA-SC-02005 8.2 8/8/2024 ZIP 2.6 MB
标题 编号 版本 日期 格式 文件大小
选择全部
Power Manager II and ispClock Application Examples
I0191 2.0 8/1/2007 PDF 456.1 KB
ispClock5300S Product Brief
I0193 1.0 10/31/2012 PDF 1.1 MB
ispClock Product Brief
I0168 6.0 12/5/2007 PDF 611.2 KB
ispClock5400D Product Brief
I0200 1.0 11/1/2012 PDF 544.5 KB
标题 编号 版本 日期 格式 文件大小
选择全部
SN64_PAC
Rev C 4/19/2018 PDF 22 KB
TN64_PAC
Rev D 2/7/2018 PDF 23.1 KB
TN_VN48 (PAC, M4A)
Rev B 2/7/2018 PDF 25.3 KB
SN_SG48
Rev C1 9/20/2019 PDF 52.9 KB
32 QFNS Pb-Free Device Material Content
Includes all 3 versions
D 4/19/2016 PDF 43.4 KB
Lattice ispCLOCK Product Family Qualification Summary
A 7/1/2009 PDF 383.3 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Dynamic Power Management in an Embedded System
4/1/2005 PDF 619.6 KB
标题 编号 版本 日期 格式 文件大小
选择全部
[BSDL] ispCLOCK5610Av 48 Pin TQFP
1.01 4/21/2006 BSM 13.3 KB
[BSDL] ispCLOCK5320S 64 Pin TQFP
1.00 3/1/2007 BSM 12.2 KB
[BSDL ISC] ispCLOCK5620Av 100 Pin TQFP
1.01 4/21/2006 BSM 20.1 KB
[BSDL ISC] ispCLOCK5312S 48 Pin TQFP
1.00 3/1/2007 BSM 15.7 KB
[BSDL] ispCLOCK5620Av 100 Pin TQFP
1.01 4/21/2006 BSM 15 KB
[BSDL ISC] ispCLOCK5510v 48 Pin TQFP
1.00 4/1/2005 BSM 17.8 KB
[BSDL] ispCLOCK5316S 64 Pin TQFP
1.00 3/1/2007 BSM 12.3 KB
[BSDL ISC] ispCLOCK5610v 48 Pin TQFP
1.01 6/1/2005 BSM 18.1 KB
[BSDL] ispCLOCK5304S 48 Pin TQFP
1.00 3/1/2007 BSM 10 KB
[BSDL ISC] ispCLOCK5620v 100 Pin TQFP
1.02 6/1/2005 BSM 19.8 KB
[BSDL] ispCLOCK5406D 48 Pin TQFP
1.00 1/1/2009 BSM 12.3 KB
[BSDL ISC] ispCLOCK5304S 48 Pin TQFP
1.00 3/1/2007 BSM 15.4 KB
[BSDL] ispCLOCK5312S 48 Pin TQFP
1.00 3/1/2007 BSM 10.6 KB
[BSDL ISC] ispCLOCK5308S 48 Pin TQFP
1.00 3/1/2007 BSM 15.4 KB
[BSDL] ispCLOCK5308S 48 Pin TQFP
1.00 3/1/2007 BSM 10.3 KB
[BSDL] ispCLOCK5520v 100 Pin TQFP
1.02 4/1/2005 BSM 14.7 KB
[BSDL ISC] ispCLOCK5316S 64 Pin TQFP
1.00 3/1/2007 BSM 17.2 KB
[BSDL] ispCLOCK5610v 48 Pin TQFP
1.01 6/1/2005 BSM 13.2 KB
[BSDL] ispCLOCK5410D 64 Pin TQFP
1.00 1/1/2009 BSM 13 KB
[BSDL ISC] ispCLOCK5520v 100 Pin TQFP
1.00 4/1/2005 BSM 19.1 KB
[BSDL ISC] ispCLOCK5610Av 48 Pin TQFP
1.01 4/21/2006 BSM 18.4 KB
[BSDL ISC] ispCLOCK5320S 64 Pin TQFP
1.00 3/1/2007 BSM 17.4 KB
[BSDL] ispCLOCK5510v 48 Pin TQFP
1.02 4/1/2005 BSM 13.4 KB
[BSDL] ispCLOCK5620v 100 Pin TQFP
1.01 6/1/2005 BSM 15.2 KB
标题 编号 版本 日期 格式 文件大小
选择全部
[IBIS] ispPAC-CLK5304S/5308S/5312S/5316S/5320S
0.2 2/1/2007 IBS 11.6 MB
[IBIS] ispPAC-CLK5610AV/5620AV
0.3 7/1/2006 IBIS 11.8 MB

支持

技术支持

有问题?我们来帮助您

质量和可靠性

参考资料帮助解答您的问题