电源管理总线

Reference Design Logo电源管理总线(PMBus)是一个开放的标准协议,它定义为一种与功率变换和其他设备进行通信的方法。作为基于SMBus协议的行业标准的串行通信接口,它被视为是系统管理总线的扩展,并支持许多新的功能。与SMBus类似,PMBus协议定义了三个层:物理层、数据链路层和网络层。

设计包含一个WISHBONE接口并着重于数据链路层协议的实现。可以方便地将本设计与一个实现了网络层协议的微控制器连接。

本设计基于莱迪思参考设计RD1046: I2C主器件与WISHBONE总线接口的连接。它用Verilog和VHDL两种语言的代码实现。

立即跳转到

框图

Power Management Bus Block Diagram

性能和大小

经测试的器件* 语言 性能 I/O引脚数 设计大小 版本
LCMXO2-2000HC-4TG100CES Verilog/VHDL > 50 MHz 31 299/290 LUTs 1.1
LCMXO1200C-3T100C Verilog/VHDL > 50 MHz 31 292/288 LUTs 1.1
LPTM10-12107-3FTG208CES Verilog/VHDL > 50 MHz 31 292/288 LUTs 1.1

* 可能可以在其他器件中工作。

注:上面所列的性能和设计大小都仅是估计值。实际结果可能根据所选的参数、时序限制和器件实现有所不同。请参见设计文档,了解详细信息。若无特别说明,所有的代码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 编号 版本 日期 格式 文件大小
选择全部
Power Management Bus Reference Design Documentation
FPGA-RD-02097 1.2 1/22/2021 PDF 1.1 MB
Power Management Bus Reference Design - Source Code
RD1100 1.1 12/23/2011 ZIP 378.3 KB