W65C02RTL: 8位65xx微处理器

WDC LogoWestern设计中心的W65C02RTL软核是一个通用的8位微处理器核。该核设计成模拟W65C02C GDSII硬核。这一特性使得该软核非常适用于在FPGA样机系统中为ASIC设计进行验证,该设计将使用这个硬核,同时针对严格的FPGA设计保持灵活性。该核为WDC的开发工具提供了一个串行接口。

 

特性

特性

  • 8位数据总线
  • 16位地址总线能够访问65,536个字节的存储器
  • 69条指令
  • 212个操作代码(操作码)
  • 16 种寻址模式
  • 中断向量寻址时,矢量出栈(VPB)输出指示
  • WAit-for-Interrupt(WAI)和SToP(STP)指令降低功耗,减少中断延迟并能够与外部事件同步
  • 通过固定长度指令集处理器,可变长度指令集实现了更小的代码优化。这就实现了 低功耗
  • 系统调试硬件断点
  • 配置串行接口UART至开发工具

开发工具接口

The软核具有一个串行接口至WDC的开发工具。 WDC提供了许多工具来简化应用的开发和调试。该工具套件拥有Terbium集成开发环境(TIDE)。 TIDE可以通过其配置TIDEPort直接连接到开发硬件。

开发工具:

  • 汇编器Assembler
  • ANSI 标准C编译器
  • 调试器
  • 连接器
  • 监控
  • 目标检查工具
  • 符号工具
  • Terbium集成开发环境(TIDE)

性能和大小

以下是典型的性能和利用率的结果。

器件 LUTs 寄存器 SLICEs 外部 I/O fMAX (MHz)
XP 1876 356 1148 46 42
XP2 1936 347 1135 46 42

文档

快速参考
标题 编号 版本 日期 格式 文件大小
选择全部
WDC: W65C02RTL: 8-Bit 65xx Microprocessor
6/1/2007 PDF 111.6 KB