DisplayPort IP核

用于低功耗FPGA的DisplayPort TX和RX IP

莱迪思DisplayPort IP核可用于传输和接收消费类和专业显示器的串行数字视频。此IP可帮助用户实现VESA DisplayPort规范定义的DisplayPort视频接口。DisplayPort是一种高速串行接口标准,由消费电子、工业和汽车领域的行业领导者提供支持。该协议被认为是VGA和DVI标准的继承者,支持高达8Kx4K视频分辨率并可添加音频。

DisplayPort IP支持Lattice Nexus系列FPGA和后续版本的Lattice FPGA产品。

动态和参数化通道支持——在每个通道上实现一个接收器和发射器,具有 1、2和4通道(针对RX参数化,针对TX进行动态设置),速率为1.62、2.7、5.4和8.1 Gbps。

支持AXI4-Lite和AXI4-Stream——此IP支持用于配置和视频数据的常用标准接口,例如AXI4-Lite和AXI4-Stream。它可以帮助用户轻松地在现有/即将推出的系统中嵌入IP。

特性

  • SST视频流模式
  • 最多支持2通道音频(LPCM音频)
  • 支持AUX通道,最高每事务16字节的消息传递
  • 动态像素格式支持(RGB888、YCbCr444和YCbCr422)
  • 可选择本地视频接口或AXI流进行视频输入/输出

框图

资源使用情况

下表显示了使用Synplify Pro在莱迪思Radiant 2022.1软件上运行LFCPNX-100-9LFG672C的配置和资源使用情况。

资源利用表中列出的所有配置都使用以下参数:SST模式、AXI流接口、4通道和每通道5.4 Gbps数据速率。使用每通道2.7 Gbps或8.1 Gbps的数据速率时,资源数量几乎没有变化。

不带音频的DP RX的使用情况
配置 资源使用
每个时钟的像素数量 每个组件的位数 颜色格式 寄存器 LUT EBR
4 8 RGB 14757 17444 55
4 16 RGB 15939 18186 55
2 8 RGB 14257 16990 28
2 16 RGB 15439 17009 28
1 8 RGB 14010 16730 27
1 16 RGB 15200 16790 27
4 8 YCbCr444 14757 17443 55
4 16 YCbCr444 15939 18283 54
2 8 YCbCr444 14257 16955 28
2 16 YCbCr444 15439 17796 28
1 8 YCbCr444 15439 17009 28
1 16 YCbCr444 15192 17551 27
4 8 YCbCr422 16921 19318 55
4 16 YCbCr422 17410 21413 55
2 8 YCbCr422 16497 18906 28
2 16 YCbCr422 16986 21054 28
1 8 YCbCr422 16302 18789 27
1 16 YCbCr422 16821 20817 27
带音频的DP RX的使用情况
配置 资源使用
每个时钟的像素数量 每个组件的位数 颜色格式 寄存器 LUT EBR
4 8 RGB 19529 22646 67
4 16 RGB 20706 23333 67
2 8 RGB 19025 22199 40
2 16 RGB 20208 22948 40
1 8 RGB 18776 21977 39
1 16 RGB 19744 22830 39
4 8 YCbCr444 19526 22596 67
4 16 YCbCr444 20634 23311 67
2 8 YCbCr444 19025 22174 40
2 16 YCbCr444 19987 22820 40
1 8 YCbCr444 18779 22001 39
1 16 YCbCr444 19743 22765 39
4 8 YCbCr422 21608 24473 67
4 16 YCbCr422 21959 26308 67
2 8 YCbCr422 21268 24138 40
2 16 YCbCr422 21775 26162 40
1 8 YCbCr422 20987 24030 39
1 16 YCbCr422 21575 25930 39
不带音频的DP TX的使用情况
配置 资源使用
每个时钟的像素数量 每个组件的位数 颜色格式 寄存器 LUT EBR
4 8 RGB 17339 16290 26
4 16 RGB 17855 16592 26
2 8 RGB 17127 16008 23
2 16 RGB 17680 16156 23
1 8 RGB 17099 15966 22
1 16 RGB 17618 16021 22
4 8 YCbCr444 17339 16290 26
4 16 YCbCr444 17855 16592 26
2 8 YCbCr444 17127 16008 23
2 16 YCbCr444 17680 16156 23
1 8 YCbCr444 17099 15966 22
1 16 YCbCr444 17618 16021 22
4 8 YCbCr422 17208 15866 26
4 16 YCbCr422 17231 16008 26
2 8 YCbCr422 17000 15846 23
2 16 YCbCr422 17033 15561 23
1 8 YCbCr422 16933 15771 22
1 16 YCbCr422 16991 15655 22
带音频的DP RX的使用情况
配置 资源使用
每个时钟的像素数量 每个组件的位数 颜色格式 寄存器 LUT EBR
4 6 RGB 17894 18460 41
4 8 RGB 18084 17679 44
4 16 RGB 18631 18443 44
2 6 RGB 17737 18265 38
2 8 RGB 17915 17890 41
2 16 RGB 18439 18303 41
1 6 RGB 17699 18140 37
1 8 RGB 17870 17782 40
1 16 RGB 18388 17969 40
4 8 YCbCr444 18084 17679 44
4 16 YCbCr444 18631 18443 44
2 8 YCbCr444 17915 17890 41
2 16 YCbCr444 18439 18303 41
1 8 YCbCr444 17870 17782 40
1 16 YCbCr444 18388 17969 40
4 8 YCbCr422 17974 17714 44
4 16 YCbCr422 17999 18020 44
2 8 YCbCr422 17764 17761 41
2 16 YCbCr422 17824 17714 41
1 8 YCbCr422 17727 17608 40
1 16 YCbCr422 17762 17539 40
 

订购信息

  料号
器件系列 单机年度许可 站点永久许可
CertusPro-NX DPORT-CPNX-US DPORT-CPNX-UT

要下载此IP的完整评估版本,请前往莱迪思Radiant的IP Sever页面。该IP核支持莱迪思的IP硬件评估功能,无需IP许可即可生成IP核并在有限的时间内(约4小时)在硬件中运行。

欲购买DisplayPort IP核,请联系您当地的莱迪思销售办公室

Documentation

快速参考
标题 编号 版本 日期 格式 文件大小
选择全部
DisplayPort IP Core - User Guide
FPGA-IPUG-02236 1.1 12/22/2023 PDF 4.3 MB