FIR 滤波器生成器

可广泛配置的多通道FIR滤波器

可灵活配置、多通道、高性能——莱迪思FIR (有限脉冲响应)滤波器IP核是一个可广泛配置、多通道的FIR滤波器,采用莱迪思器件中的高性能sysDSP™模块来实现。除了单速率滤波器,IP核还支持各种多相抽取和内插滤波器。利用率与吞吐量之间的权衡可通过指定滤波器所使用的乘法器的数量来进行控制。FIR滤波器IP核支持多达256个通道,且每个有高达2048个抽头。

将FIR滤波器轻松集成到您的设计中——该IP能让FIR滤波器更容易地集成到开发人员的FPGA设计中。开发人员可以使用 Lattice Diamond软件中的Clarity Designer或IPexpress工具轻松配置IP核并将其实例化。

特性

  • 可变抽头数,最多可达2048
  • 输入和系数宽度为4至32位
  • 多通道支持,最多可达256个通道
  • 可配置的并行度,从完全并行到串行
  • 更多特性详见文档中的《用户指南》

立即跳转到

Block Diagram

FIR Filter IP Core Functional Diagram

性能和大小

ECP51
模式 SLICE LUT 寄存器 DSP Slice sysMEM EBR fMAX (MHz)
4通道, 64 taps, 64位乘法器 129 248 222 4 2 211
1通道, 32 taps, 1位乘法器 80 151 148 32 - 264
1通道, 32 taps, 4位乘法器 260 239 482 10 8 177

1. 性能和资源使用情况数据是通过使用LFE5UM-85F-8BG756I器件、Lattice Diamond 3.10.2和Synplify Pro F-2013.09L beta版软件测得的。当使用不同软件版本或者LatticeECP5系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeECP31
模式 SLICE LUT 寄存器 DSP Slice sysMEM EBR fMAX (MHz)
4通道, 64 taps, 64位乘法器 134 254 222 4 2 277
1通道, 32 taps, 1位乘法器 84 155 148 32 - 207
1通道, 32 taps, 4位乘法器 260 268 482 10 8 153

1. 性能和资源使用情况数据是通过使用 LFE3-150EA-6FN672C器件、Lattice Diamond 3.10.2和Synplify ProD-2013.09L beta版软件测得的。当使用不同软件版本或者LatticeECP3系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeECP2M1, 2
模式 SLICE LUT 寄存器 18x18乘法器 sysMEM EBR fMAX (MHz)
4通道, 64 taps, 1位乘法器 169 127 244 1 2 297
1通道, 32 taps, 32位乘法器 417 268 806 32 - 283
1通道, 32 taps, 8位乘法器 414 532 629 8 - 307

1. 性能和资源使用情况数据是通过使用LFE2M50E-7F672C器件、Lattice Diamond 1.0和Synplify Pro D-2009.12L-1软件测得的。当使用不同软件版本或者LatticeECP2M/S系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

2. 使用Lattice Diamond 3.7(及更早版本)时,5.1及更早版本的IP支持使用LatticeECP2M。

LatticeECP21, 2
模式 SLICE LUT 寄存器 18x18乘法器 sysMEM EBR fMAX (MHz)
4通道, 64 taps, 1位乘法器 169 127 244 1 2 349
1通道, 32 taps, 32位乘法器 417 268 806 32 - 235
1通道, 32 taps, 8位乘法器 414 532 629 8 - 308

1. 性能和资源使用情况数据是通过使用LFE2-50E-7F672C器件、Lattice Diamond 1.0和Synplify Pro D-2009.12L-1软件测得的。当使用不同软件版本或者LatticeECP2/S系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

2. 使用Lattice Diamond 3.7(及更早版本)时,5.1及更早版本的IP支持使用LatticeECP2。

LatticeECP1, 2
模式 SLICE LUT 寄存器 18x18乘法器 sysMEM EBR fMAX (MHz)
4通道, 64 taps, 1位乘法器 166 118 245 1 2 216
1通道, 32 taps, 32位乘法器 415 264 806 32 - 180
1通道, 32 taps, 8位乘法器 481 662 633 8 - 175

1. 性能和资源使用情况数据是通过使用LFECP33E-5F672C器件、Lattice Diamond 1.0和Synplify Pro D-2009.12L-1软件测得的。当使用不同软件版本或者LatticeECP系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

2. 使用Lattice Diamond 3.7(及更早版本)时,5.1及更早版本的IP支持使用LatticeECP。

LatticeXP21
模式 SLICE LUT 寄存器 18x18 Multiplier sysMEM EBR fMAX (MHz)
4通道, 64 taps, 64位乘法器 105 204 165 1 1 197
1通道, 32 taps, 1位乘法器 211 418 372 8 - 189
1通道, 32 taps, 4位乘法器 159 272 304 2 8 207

1. 性能和资源使用情况数据是通过使用LFXP2-40E-7F672C器件、Lattice Diamond 3.10.2和Synplify Pro D-2013.09L beta版软件测得的。当使用不同软件版本或者LatticeXP2系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

订购信息

系列 部件编号 描述
ECP5 FIR-COMP-E5-U 单次设计许可
ECP5 FIR-COMP-E5-UT 多站点许可
LatticeECP3 FIR-COMP-E3-U4 单次设计许可
LatticeECP3 FIR-COMP-E3-UT4 多站点许可
LatticeECP2M FIR-COMP-PM-U4 单次设计许可
LatticeECP2M FIR-COMP-PM-UT4 多站点许可
LatticeECP2 FIR-COMP-P2-U4 单次设计许可
LatticeECP2 FIR-COMP-P2-UT4 多站点许可
LatticeECP FIR-COMP-E2-U4 单次设计许可
LatticeECP FIR-COMP-E2-UT4 多站点许可
LatticeXP2 FIR-COMP-X2-U4 单次设计许可
LatticeXP2 FIR-COMP-X2-UT4 多站点许可

IP版本:6.0(适用于ECP5、LatticeECP3、LatticeXP2)。

IP版本:5.1(适用于LatticeECP2M、LatticeECP2、LatticeECP)。

评估:欲下载ECP5器件该IP的完整评估版本,请使用Clarity Designer工具,并单击页面上的Lattice IP Server选项。若是其他器件,请使用IPexpress工具,点击工具栏上的IP Server按钮。在IP Server窗口可以看到可供下载的所有LatticeCORE IP核模块。若未购买该IP的许可证,则评估位流包含超时逻辑。未获得许可时,超时逻辑会让IP在硬件上运行时间受限(约4小时)。

购买:欲了解如何购买该IP核,请联系您当地的莱迪思销售办事处

文档

快速参考
资讯资源
标题 编号 版本 日期 格式 文件大小
选择全部
FIR Filter IP Core
FPGA-IPUG-02043 1.6 6/30/2021 PDF 1.5 MB
FIR Filter IP Core – User Guide
FPGA-IPUG-02095 1.3 6/28/2024 PDF 585.6 KB
标题 编号 版本 日期 格式 文件大小
选择全部
The FPGA as a Flexible and Low-Cost Digital Solution for Wireless Base Stations
3/1/2007 PDF 384.9 KB