iCE40 UltraPlus

接続性を向上し、機能を追加する柔軟なインターフェースを搭載した低消費電力のML/AIソリューション

低消費電力の接続およびコンピューティング-スマートホーム、スマートファクトリー、スマートシティへの電力供給によるシステム複雑化に伴い、 iCE40 UltraPlus FPGAは幅広いインターフェースとプロトコルで接続の問題を解決し、高いレベルのインテリジェンス向けに低消費電力の計算リソースを提供します

エッジインテリジェントFPGAー5Kルックアップテーブル(LUT)を搭載したiCE40 UltraPlus FPGAはパターンマッチ向けに必要なニューラルネットワークを実装し、エッジに常時オンのインテリジェンスをもたらします。クラス最高の電力に最適化され、システム全体のソリューションコストを低く抑えながら、クラウドインテリジェンスに伴うレイテンシを排除できます

柔軟なパッケージ選択-幅広いアプリケーションのニーズに対応するため、複数のパッケージが利用可能です。コンシューマやIoTデバイス向けの超小型2.15 mm x 2.50 mm x 0.45 mm WLCSPパッケージから、コスト最適化アプリケーション向けの0.5mm ピッチの7x7mm QFNまで取り揃えています

特長

  • 2800もしくは5280入力LUT、カスタマイズ可能なI/O、最大80 Kビットと1Mビットの組込みメモリを備えた柔軟なロジックアーキテクチャ
  • ほとんどのアプリケーションで、スリープ電流が75uAと1-10 mAのアクティブ電流という超低消費電力で高度な処理を可能に
  • 乗算と累積機能付きDSPブロックを使った高性能の信号処理
  • 柔軟な機械学習/AI実装向けのソフトニューラルネットワークIPとコンパイラ
  • 設計を促進するFPGA設計ツール、デモ、リファレンスデザイン

リンクに飛ぶ

ファミリーテーブル

iCE40 UltraPLus デバイス選択ガイド
パラメータ UP3K UP5K
密度LUT 2800 5280
NVCM Yes Yes
静的電力 75 uA 75 uA
EBR RAM (kビット) 80 120
SPRAM (kビット) 1024 1024
PLL 1 1
I2Cコア 2 2
SPIコア 2 2
オシレータ(10 kHz) 1 1
オシレータ(48 MHz) 1 1
24 mAドライブ 3 3
500 mA ドライブ - -
16 x 16 乗算 & 32ビット累積ブロック   4 8
PWM あり あり
0.4 mm 空間 トータル I/Os + 専用入力1,2
UP3K UP5K
30ボール WLCSP (2.15 x 2.55 mm) 21 21
0.5 mm空間 トータル I/Os + 専用入力1,2
UP3K UP5K
48ボール QFN (7 x 7 mm) - 39

1. トータル I/Oは専用I/Oを含む
2. 専用I / Oは、専用で構成後にユーザロジックが使用できないピンです

ソリューション

IPとリファレンスデザインを使って製品に機能を追加し、差別化された製品を提供します

より詳しいIPとリファレンスデザインはこちら

2値化ニューラルネットワーク (BNN)アクセラレータIP

  • FPGAの並列処理機能を利用して、ディープラーニングを実装します
  • mW幅の電力消費が可能なBNN実装を可能にします

キーフレーズ検出 – ラティス SensAI

  • デジタルマイクロフォン入力を使ったキーフレーズ検出を常に可能にします
  • 平均して1mW以下の電力消費

人間の顔検出

  • 電力を1mW以下に抑えながら、常時オンの画像センサ搭載の人工知能を可能に
  • システムの電力要件に合わせてフレームレートと電力消費を調整できます

シングルワイヤ・アグリゲーション

  • 単線を介して複数のインターフェースを集約
  • 最大7.5 Mbpsの速度の単線
  • エラー検出と再試行が可能な堅牢なプロトコル

8:1 マイクロフォン集約

  • 8 PDMマイクロフォンを集約し、I2S や SPIを介してプロセッサに接続.
  • スマートスピーカーのビームフォーミング向けの複数のマイクロフォンを利用可能

デザインリソース

IP&リファレンスデザイン

プレテスト、再利用可能な機能を利用して設計の労力を軽減

ソフトウェア

使いやすい設計フローの完全版

開発キット&ボード

当社の開発キットとボードで設計プロセスの合理化

プログラミングハードウェア

当社のプログラミングハードウェアでインシステム・プログラミング、インサーキット再構成の負担を軽減

ビデオ

UltraPlus DHI video

iCE40 UltraPlusの紹介

ラティスはモバイルFPGA製品ファミリーをiCE40 UltraPlusに拡張し、メモリ(1.1MビットRAM)を8倍、デジタル信号プロセッサ(8x DSP)を2倍、前世代に比べてI/Oを向上させました。このビデオではフレームバッファリンク用にSRAMメモリを内蔵したMIPI DSIディスプレイ駆動など、iCE40 UltraPlusの機能について詳しく説明しています。

Face Detection Usint iCE40 UltraPlus

人間の顔検出デモ

iCE40 UltraPlusがニューラルネットワークを使用した人間の顔検出にどのように役立つかを知ることができます。

受賞歴

中国のエレクトロニックマーケット2016年編集者選別賞

最も競争力のあるFPGA製品

ドキュメント

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

サポート