Panasonic区域传感器的并行桥接

相关产品

LatticeReferenceDesign-Logo为了满足日益增长的对高分辨率图像的需求,Panasonic已推出了全1080p传感器MN34041。由于MN34041的分辨率和帧速率非常高,因此需要比标准CMOS并行总线更高带宽和更低噪声的接口。Panasonic选择使用一种高速差分串行接口,而不是使用传统的CMOS并行接口。

MN34041输出两个3位宽的串行数据流,每个数据流有自己的时钟。每个信号都是sub-LVDS,工作速率高达500Mbps。为了将这种传感器连接到并行总线ISP,莱迪思实现了一个参考设计,将MN34041串行数据转换成并行格式。Lattice XP2™-5非易失性FPGA为Panasonic区域传感器的并行桥接提供了一个高效和极具成本效益的解决方案。

特性

  • 完整的参考设计
  • 设计用于模拟并行传感器输出
    • 输出总线宽度为10或12位
  • 支持12位、2通道、2端口、60 fps或者
  • 10位、2通道、3端口、120 fps,每个端口高达500Mbps
  • 桥接器件有节省空间的8x8 mm 132球型csBGA封装。还提供TQFP封装。
  • 无需外部PROM
  • 经Panasonic MN34041传感器和HDR-60底板测试
  • 并行接口可配置用于1.8V、2.5V或3.3V LVCMOS

立即跳转到

框图

Alternate Text Alternate Text

文档