FPD-Link レシーバ

FPD-LINK ビデオデータをピクセルクロックドメインへ変換

During the holiday period (Dec 24 – Jan 4), response times from our Global Support Team may be longer than usual.

高性能なディスプレイへの需要が高まるなか、インタフェース変換への需要も高まっています。標準的なインタフェース規格の 1 つにフラットパネル・ディスプレイリンク (FPD-Link) インタフェースがあります。低電圧差動信号 (LVDS) 規格は、民生機器、産業機器、医療機器及び車載機器の高速差動インタフェースに使用されています。LVDS インタフェースは低消費電力でシングルエンド信号より優れたシグナルインテグリティを提供します。チャネルリンク、FPD-Link、カメラリンクなどのアプリケーションは物理層に LVDS インタフェースを使用しています。

7:1 LVDS インタフェースは、複数のデータビットとクロックで構成されるソース・シンクロナスインタフェースの一般的な規格です。通常、7:1 LVDS インタフェースの 1 チャネルは、対応するデータの種類に応じて、5 レーンの LVDS ペア (1 クロック、4 データ) で構成されます。

OpenLDI / FPD-Link / LVDS レシーバ・インタフェース IP はプロセッサからの OpenLDI / FPD-Link / LVDS 入力をピクセルクロックドメインへ変換します。この IP は他の IP 組み合わせて MIPI DSI ディスプレイインタフェース変換として使用されます。

特長

  • Open LVDS ディスプレイインタフェース (OpenLDI) v0.95 仕様に準拠
  • OpenLDI の不平衡動作モードフォーマットでの伝送に対応
  • RGB888 及び RGB666 ビデオフォーマットに対応
  • デュアルチャネル・フラットパネル・ディスプレイリンク・プロトコル (7:1) の受信に対応
  • 1 チャネル 3 または 4 データレーンの LVDS に対応

Block Diagram

Ordering Information

The FPD-Link Receiver IP is provided at no additional cost with the Lattice Radiant™ software.​

Documentation

Quick Reference
Information Resources
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
OpenLDI/FPD-Link/LVDS Receiver IP Core - User Guide
FPGA-IPUG-02116 1.5 12/11/2025 PDF 1.1 MB
OpenLDI/FPD-LINK/LVDS Receiver Interface IP User Guide - Lattice Diamond Software
FPGA-IPUG-02021 1.4 5/3/2024 PDF 1.8 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
OpenLDI/FPD-Link/LVDS Receiver IP Core - Release Notes
FPGA-RN-02013 1.2 12/11/2025 PDF 261.8 KB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

CrossLinkのデザインリソース

開発キット & 評価ボード

開発キット及び評価ボードで開発期間を短縮

IP & リファレンスデザイン

事前検証済み、開発期間を短縮

アプリケーションノート

製品を最大限活用するための資料

開発ソフトウェア

使いやすく、開発に必要な機能を提供