Mach-NX:プログラマブル・システム制御向けハードウェア・セキュリティ

384ビット暗号化とMCTP-SPDMをサポート

サイバー・レジリエント・システム制御:セキュアな制御技術でのラティスのリーダーシップに基づき、進化するPFR要件に対応。改変不可能なセキュア・エンクレーブを搭載し、ハードウェアRoTと384ビット暗号化を可能に

ダイナミックなリアルタイム・エンド・ツー・エンド保護ナノ秒単位で応答可能なリアルタイム・ファームウェア保護を提供し、システム・バスに対する悪意のある行為を防止

迅速なカスタマイズが可能: Lattice Propelにより、RISC-V環境でのセキュリティ機能のコンフィギュレーションが容易。数日間でNIST SP 800-193 準拠PFRソリューションの開発が可能。

機能

  • 最大8.4K LCのユーザー・ロジック、2669 kビットのユーザー・フラッシュ・メモリ、デュアルブート・フラッシュ機能。
  • 1.2/1.5/1.8/2.5/3.3 I/O電圧をサポートする最大379のプログラマブルI/O
  • セキュア・エンクレーブによりSHA、HMAC、ECCなどの384ビット暗号化をサポート
  • Lattice Propelを使用したPFRとセキュリティ機能のコンフィギュレーションにより開発を簡素化
  • 高い信頼性。同等のCMOS技術に比べ低消費電力で3倍のSER性能。

Jump to

ファミリーテーブル

Mach-NXデバイス選択ガイド
機能 LFMNX-50
ユーザーLC 8400
分散RAM(kビット) 73
EBR SRAM(kビット) 432
UFM(kビット) 1064 / 26691
PLL数 2
ハードウェア・セキュリティ機能2
コンフィギュラブルPFR 1
セキュア・エンクレーブ 1
SoCハードウェア機能
I2C 2
SPI 1
タイマー/カウンター 1
オシレータ 1
チップ上デュアルブート あり3
コアVcc:2.5 – 3.3V あり
温度
商用 あり
産業用 あり

1. デュアルブートのディスエーブル時には、イメージ・スペースを外部UFMとしての目的で使用可能
2. 40K LCと同等の設計
3. ユーザー・ロジック向け

0.8mmピッチ・パッケージと総 I/O数

LFMNX-50
256ボールcaBGA (14 x 14 mm) 200
484ボールcaBGA (19 x 19 mm) 379

ブロック図

Mach-NXアーキテクチャ

  • 最大8.4K LCのユーザー・ロジック、最大2669 kビットのユーザー・フラッシュ・メモリ、デュアルブート・フラッシュ機能
  • 1.2/1.5/1.8/2.5/3.3 I/O電圧をサポートする最大379のプログラマブルI/O
  • セキュア・エンクレーブにより384ビット暗号化をサポート

デザインリソース

開発キット&ボード

当社の開発キットとボードで設計プロセスの合理化

IP & リファレンスデザイン

事前検証済み、開発期間を短縮

開発ソフトウェア

使いやすく、開発に必要な機能を提供

ドキュメント

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

サポート

技術サポート

技術サポートが必要な方はこちら

品質と信頼性

品質と信頼性に関する資料はこちら