CSI-2 / DSI D-PHY トランスミッタ

パラレルデータを MIPI CSI-2 / DSI に変換

MIPI® D-PHY は、モバイルシステム内でカメラやディスプレイをプロセッサと接続するため開発されました。今ではスマートフォンなどのアプリケーション向け業界標準の高速 PHY ソリューションになっています。D-PHY は MIPI CSI-2 及び MIPI DSI のプロトコル仕様と組み合わせて使用されます。MIPI D-PHY は、スマートフォンなどの設計で必要とされる低消費電力、低ノイズ、高ノイズ耐性という厳しい要求を満たしています。

ラティス CSI-2 / DSI D-PHY トランスミッタ サブモジュール IP は CrossLink ファミリへ内部パラレルから MIPI D-PHY TX へのブリッジ回路の実装を容易にします。この IP はウェアラブル、タブレット、ヒューマン・マシン・インタフェース、医療器械、などのアプリケーションで役立ちます。

機能

  • MIPI DSI v1.1、MIPI CSI-2 v1.1 及び MIPI D-PHY v1.1 仕様に準拠
  • 最大 10 Gbps までの MIPI DSI 及び MIPI CSI-2 インターフェースに対応
  • 1、2、4 レーンの MIPI D-PHY に対応
  • 非バーストモードで同期イベントを使用した DSI パケット転送に対応
  • 垂直、水平ブランキング中の LP (低消費電力) モードに対応

ブロック図

CSI-2/DSI D-PHY Transmitter Block Diagram

Performance and Size

IP Configuration for Nexus Family
Number of Lanes (Gear) IP Type Bit Rate Lane Bypass Packet Formatter LMMI AXI EBR Registers LUT2 High-Speed I/O Interfaces
4 (8) Hard
DPHY
1000 Mbps DIS DIS EN 0 294 549 1 x Hard D-PHY
4 (8) Soft
DPHY
1000 Mbps DIS DIS EN 0 330 575 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps DIS DIS EN 0 339 1226 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps DIS DIS EN 0 330 583 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps DIS EN EN 0 530 1522 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps DIS DIS DIS 0 330 639 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps EN EN EN 0 362 388 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps EN DIS DIS 0 182 188 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC

1. All other settings are default.
2. The distributed RAM utilization is accounted for in the total LUT4s utilization. The actual LUT4 utilization is distribution among logic, distributed RAM, and ripple logic



IP Configuration for CrossLink Family
IP User-Configurable Parameters Registers Slices LUTs sysMEM EBRs MIPI D-PHY Target fMAX(MHz) Actual fMAX(MHz)
CSI-2 Gear 16
4-lane Non-continuous clock 517 987 1496 0 1 93.75 114.71
2-lane Non-continuous clock 364 605 936 0 1 93.75 103.91
1-lane Non-continuous clock 309 484 758 0 1 93.75 133.35
4-lane Continuous clock 509 937 1433 0 1 93.75 122.91
2-lane Continuous clock 356 561 873 0 1 93.75 108.86
1-lane Continuous clock 301 443 695 0 1 93.75 129.87
CSI-2 Gear 8
4-lane Non-continuous clock 519 648 989 0 1 150 152.55
2-lane Non-continuous clock 336 452 699 0 1 150 154.27
1-lane Non-continuous clock 276 385 587 0 1 150 149.99
4-lane Continuous clock 511 620 974 0 1 150 152.93
2-lane Continuous clock 328 424 657 0 1 150 153.61
1-lane Continuous clock 268 357 545 0 1 150 150.83
DSI Gear 16
4-lane Non-continuous clock 656 2901 5548 0 1 93.75 109
2-lane Non-continuous clock 438 1617 2960 0 1 93.75 132.2
1-lane Non-continuous clock 334 937 1683 0 1 93.75 117.84
4-lane Continuous clock 648 2856 5485 0 1 93.75 109.23
2-lane Continuous clock 430 1573 2897 0 1 93.75 135.46
1-lane Continuous clock 326 896 1620 0 1 93.75 128.09
DSI Gear 8
4-lane Non-continuous clock 659 2676 5125 0 1 112.5 118
2-lane Non-continuous clock 447 1546 2836 0 1 150 157.11
1-lane Non-continuous clock 331 834 1513 0 1 93.75 120.12
4-lane Continuous clock 651 2653 5083 0 1 93.75 103.85
2-lane Continuous clock 439 1518 2794 0 1 150 150.92
1-lane Continuous clock 323 806 1471 0 1 112.5 128.32

1. Performance and utilization data target an LIF-MD6000-6MG81I device using Lattice Diamond 3.9 and Lattice Synthesis Engine software. Performance may vary when using a different software version or targeting a different device density or speed grade within the CrossLink family. This does not show all possible configurations of the D-PHY Transmitter IP.
2. The fMAX values are based on byte clock and may vary depending on the complete top level-design.
3. The distributed RAM utilization is accounted for in the total LUT4 utilization. The actual LUT4 utilization is distribution among logic, distributed RAM, and ripple logic.

注文用情報

Diamond 開発ソフトウェアは、CSI-2 / DSI D-PHY トランスミッタコアを無償で提供します。

Radiant 開発ソフトウェアの場合、CSI-2 / DSI D-PHY トランスミッタコアは有償となります:

ファミリ 注文用番号 ライセンスの種類
CrossLink-NX DPHY-TX-CNX-U シングルサイト・ライセンス
CrossLink-NX DPHY-TX-CNX-UT マルチサイト・ライセンス

資料

Quick Reference
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
CSI-2/DSI D-PHY Transmitter Submodule IP - Lattice Diamond Software
FPGA-IPUG-02024 1.6 5/14/2021 PDF 2.3 MB
CSI/DSI DPHY TX IP Core - Lattice Radiant Sofware
FPGA-IPUG-02080 1.8 12/5/2022 PDF 3.2 MB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.