CSI-2 / DSI D-PHY トランスミッタ

パラレルデータを MIPI CSI-2 / DSI に変換

MIPI® D-PHY は、モバイルシステム内でカメラやディスプレイをプロセッサと接続するため開発されました。今ではスマートフォンなどのアプリケーション向け業界標準の高速 PHY ソリューションになっています。D-PHY は MIPI CSI-2 及び MIPI DSI のプロトコル仕様と組み合わせて使用されます。MIPI D-PHY は、スマートフォンなどの設計で必要とされる低消費電力、低ノイズ、高ノイズ耐性という厳しい要求を満たしています。

ラティス CSI-2 / DSI D-PHY トランスミッタ サブモジュール IP は CrossLink ファミリへ内部パラレルから MIPI D-PHY TX へのブリッジ回路の実装を容易にします。この IP はウェアラブル、タブレット、ヒューマン・マシン・インタフェース、医療器械、などのアプリケーションで役立ちます。

機能

  • MIPI DSI v1.1、MIPI CSI-2 v1.1 及び MIPI D-PHY v1.1 仕様に準拠
  • 最大 10 Gbps までの MIPI DSI 及び MIPI CSI-2 インターフェースに対応
  • 1、2、4 レーンの MIPI D-PHY に対応
  • 非バーストモードで同期イベントを使用した DSI パケット転送に対応
  • 垂直、水平ブランキング中の LP (低消費電力) モードに対応

Jump to

Block Diagram

Resource Utilization

IP Configuration for Nexus Family
Number of Lanes (Gear) IP Type Bit Rate Lane Bypass Packet Formatter LMMI AXI EBR Registers LUT2 High-Speed I/O Interfaces
4 (8) Hard
DPHY
1000 Mbps DIS DIS EN 0 294 549 1 x Hard D-PHY
4 (8) Soft
DPHY
1000 Mbps DIS DIS EN 0 330 575 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps DIS DIS EN 0 339 1226 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps DIS DIS EN 0 330 583 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps DIS EN EN 0 530 1522 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps DIS DIS DIS 0 330 639 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps EN EN EN 0 362 388 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps EN DIS DIS 0 182 188 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC

1. All other settings are default.
2. The distributed RAM utilization is accounted for in the total LUT4s utilization. The actual LUT4 utilization is distribution among logic, distributed RAM, and ripple logic



IP Configuration for Crosslink Family
LIFCL-40-BCG400
Number of Lanes (Gear) IP Type Bit Rate Lane Bypass Packet Formatter LMMI AXI EBR Registers LUT2 High-Speed I/O Interfaces
4 (8) Hard
DPHY
1000 Mbps DIS DIS EN 0 294 549 1 x Hard D-PHY
4 (8) Soft
DPHY
1000 Mbps DIS DIS EN 0 330 575 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (16) Hard
DPHY
2500 Mbps DIS DIS EN 0 339 1226 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps DIS DIS EN 0 330 583 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (8) Hard
DPHY
2500 Mbps DIS EN EN 0 530 1522 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps DIS DIS DIS 0 330 639 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC
4 (16) Hard
DPHY
2500 Mbps EN EN EN 0 362 388 1 x Hard D-PHY
4 (8) Soft
DPHY
1500 Mbps EN DIS DIS 0 182 188 5 x ODDRX4,
1 x ECLKDIV,
1 x ECLKSYNC

1. All other settings are default.
2. The distributed RAM utilization is accounted for in the total LUT4s utilization. The actual LUT4 utilization is distribution among logic, distributed RAM, and ripple logic.

注文用情報

Diamond 開発ソフトウェアは、CSI-2 / DSI D-PHY トランスミッタコアを無償で提供します。

Radiant 開発ソフトウェアの場合、CSI-2 / DSI D-PHY トランスミッタコアは有償となります:

ファミリ 注文用番号 ライセンスの種類
CrossLink-NX DPHY-TX-CNX-U シングルサイト・ライセンス
CrossLink-NX DPHY-TX-CNX-UT マルチサイト・ライセンス

資料

Quick Reference
Information Resources
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
CSI-2/DSI D-PHY Transmitter Submodule IP - Lattice Diamond Software
FPGA-IPUG-02024 1.6 5/14/2021 PDF 2.3 MB
CSI-2/DSI D-PHY Tx IP User Guide
FPGA-IPUG-02080 2.3 12/20/2024 PDF 2.1 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
CSI-2/DSI D-PHY Tx IP Release Notes
FPGA-RN-02041 1.0 12/20/2024 PDF 195.6 KB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.