MIPI DSI送信ブリッジ

DSIトランスミッタ参照デザイン

ラティスセミコンダクターのDSI(Display Serial Interface)トランスミッタ参照デザインではMachXO2かMachXO3、またはECP3 FPGAでDSI受信デバイスをドライブ可能です。この参照デザインでは、プロセッサまたはその他のディスプレイ制御出力デバイスからのRGBピクセルデータをDSI送信に使用できます。このデザインによってFPGAがディスプレイなどのDSI受信デバイスを直接ドライブできます。

パラレルRGB・DSI変換のデザインは、各種プロセッサとDSIディスプレイの接続にラティスの超小規模FPGAがまさにフィットすること示しています。DSI参照デザインによって、組み込みプロセッサが低コストのディスプレイを利用できるようになります。

柔軟な MIPI(Mobile Industry Processor Interface)DSI送信ブリッジ ~ MIPI出力形式でない組み込みプロセッサが低コストDSIディスプレイとインターフェイスできるようになります。

MIPI Application Diagram

特長

  • 最大4データレーンに対応
  • HS(High Speed)モード受信
  • LP(Low Power)モード送受信
  • 700Mbps動作の2データレーン・ブリッジの消費電力は 20mW typ.
  • 700Mbps動作の4データレーン・ブリッジの消費電力は 32mW typ.
  • ディスプレイ制御用のDCS(Display Command Set)エンコーダを用意
  • DSI形式RGB、YCbCr、及びユーザ定義に対応
  • 出力はクロック、Hsync、Vsyncと共にパラレルRGBバスを最大36ビットまで

Jump to

ブロック図

Alternate Text

ドキュメント

Quick Reference
Technical Resources
Information Resources
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
MIPI DPHY DSI/CSI-2 Example Schematic
1.0 10/29/2013 PDF 72.6 KB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
MachXO2 RGB565 4L
RD1184 2.0 8/18/2015 ZIP 1 MB
LatticeECP5 RGB888 4L
RD1184 2.0 8/18/2015 ZIP 1.4 MB
MachXO2 RGB666 1L
RD1184 2.0 8/18/2015 ZIP 2.4 MB
LatticeECP3 RGB888 2L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
LatticeECP3 RGB888 4L
RD1184 2.0 8/18/2015 ZIP 1.4 MB
MachXO2 YCbCr420 12b 1L
RD1184 2.0 8/18/2015 ZIP 911.7 KB
MachXO2 YCbCr422 16b 1L
RD1184 2.0 8/18/2015 ZIP 1.2 MB
MachXO2 RGB565 1L
RD1184 2.0 8/18/2015 ZIP 1.2 MB
MachXO2 YCbCr422 16b 2L
RD1184 2.0 8/18/2015 ZIP 1.2 MB
MachXO3 RGB888 4L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
MachXO3 RGB101010 1L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
MachXO3 RGB888 2L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
MachXO3 YCbCr422 24b 4L
RD1184 2.0 8/18/2015 ZIP 1.4 MB
MachXO2 RGB888 1L
RD1184 2.0 8/18/2015 ZIP 1.2 MB
MachXO2 RGB888 2L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
MachXO2 RGB888 4L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
MachXO2 YCbCr422 24b 4L
RD1184 2.0 8/18/2015 ZIP 2.5 MB
LatticeXP2 RGB888 4L
RD1184 2.0 8/18/2015 ZIP 1.4 MB
MachXO2 RGB101010 1L
RD1184 2.0 8/18/2015 ZIP 1.3 MB
MachXO3 RGB666 1L
RD1184 2.0 8/18/2015 ZIP 1.2 MB
MachXO3 RGB888 1L
RD1184 2.0 8/18/2015 ZIP 1.2 MB
MIPI D-PHY Reference Design - Documentation
FPGA-RD-02040 1.7 9/11/2020 PDF 2.4 MB
Parallel to MIPI DSI TX Bridge - Documentation
FPGA-RD-02133 1.6 1/31/2021 PDF 1.2 MB
Parallel to MIPI DSI TX Bridge - Source Code
RD1184 1.5 1/1/2015 ZIP 2.6 MB
MIPI D-PHY Interface IP - Source Code
RD1182 1.7 10/14/2020 ZIP 5.3 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
MIPI Display Serial Interface Solution Product Flyer
I0241 2.0 10/22/2013 PDF 1.8 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Multi-time Programmable ULD FPGAs
1.0 12/1/2013 PDF 163.5 KB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

If you need a MIPI configuration which doesn't appear as a reference design on this page, contact your local Lattice Sales Office.