CMOSからMIPI CSI-2インターフェースブリッジIP

従来のイメージセンサにモバイルアプリケーションプロセッサを接続し、モバイル革命を可能に

従来の多くのイメージセンサーはCMOSインターフェースを搭載していますが、多くのモバイルアプリケーションプロセッサはMIPI CSI-2インターフェースしか搭載していません。新しいアプリケーションは従来のイメージセンサの持つ特別な要件と能力を利用しながら、モバイル革新の技術も利用したいと考えています

ラティスのCrossLink™は、最大300MbpでCMOSインタフェースを備えたイメージセンサーを最大6GbpsでMIPI CSI-2インタフェースに変換することができるプログラム可能なビデオインタフェースブリッジです。このブリッジの簡単な構成とセットアップはLattice Diamond®の無料IPから利用できます。

特長

  • 最大6 GbpsでMIPI DSIおよびMIPI CSI-2出力に対応:1,2または4データレーン
  • 最大300 MHzでパラレルMIPI DPI, CMOS, RAWおよびRGBインターフェースに対応
  • CSI-2互換ビデオフォーマット(RAW,RGB,YUV)対応:
    • 8-bit YUV420/422
    • 10-bit YUV420/422
    • 8-bit RAW8
    • 10-bit RAW10
    • 12-bit RAW12
    • 24-bit RGB888
  • 互換ビデオフォーマット(RGB)対応:
    • 18-bit RGB666
    • 24-bit RGB88
  • Clockモードごとに複数ピクセル対応
    • 10, 8, 6, 4, and 1 for RAW8/10/12
    • 4, 2, and 1 for RGB888/66
  • ディスプレイをプログラムするDCS(Display Command Set)コントローラーの提供、ROMデータはHSもしくはLPDTモードのDSIにのみ利用-ROMはユーザーによってブログラム可能
  • 設定可能な2ビットVC(仮想チャネル)、6ビットDT(データタイプ)、そして16ビットWC(ワードカウント)
  • 送信パケットシーケンスのSyncイベントで非バーストモード対応
  • MIPI D-PHY v1.1仕様への準拠
  • CSI-2 v1.1仕様への準拠

ブロックダイアグラム

CMOS to MIPI DSI Image Sensor Bridge Block Diagram

ドキュメント

Quick Reference
Information Resources
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
CMOS to MIPI D-PHY Interface Bridge Soft IP User Guide
FPGA-IPUG-02007 1.4 5/10/2019 PDF 2.4 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
CROSSLINK の新しい使い方と幅広い有用性について
WP0009 1.1 11/10/2017 PDF 553.4 KB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

CrossLinkのデザインリソース

開発キット&ボード

当社の開発キットとボードで設計プロセスの合理化

IP&リファレンスデザイン

プレテスト、再利用可能な機能を利用して設計の労力を軽減

アプリケーションノート

当社のFPGA、開発ボードのラインナップを最大活用する方法

ソフトウェア

使いやすい設計フローの完全版