簡易シグマデルタ ADC

Analog using FPGAs

Reference Design Logo簡易なシグマデルタADコンバータ参照デザイン(RD)はラティスのCPLDかFPGAでのAD変換器の実装をターゲットにしています。この参照デザインは外付けアナログ比較器デバイスを使用するか、またはオプションとして差動LVDS入力があるデバイスでのオンチップLVDSバッファに対応します。この参照デザインの実装によって、高価な専用のAD変換(ADC)回路、供給電源モニタ、そして/またはトランスデューサの必要性を排除することができます。

本デザインは、わずかなロジックリソースで実装することができるため、さまざまなアプリケーションに対応できるほど柔軟です。簡易シグマデルタADCはシステムの様々センサや電源系統をモニタするための素晴らしい選択です。

Jump to

ブロック ダイアグラム

パフォーマンスとサイズ

デバイスをテスト* 性能 I/Oピン サイズ リビジョン
LCMXO2-1200HC-6MG132CES >150 MHz 13+1(VREF) 62 LUTs 1.3
LCMXO2280C-5FT256C >150 MHz 13+1(VREF) 51 LUTs 1.3
LFXP2-5E-5FT256C >150 MHz 13+1(VREF) 66 LUTs 1.3

*他のデバイスでも動作します.

注:上に示す性能とデザインサイズは見積りのみです。実際の結果は選ばれるパラメータ、タイミング制約、およびデバイス実装によって異なるかもしれません。詳細に関してはデザイン・ドキュメントを参照してください。特に明記しない場合、コーディングと設計作業はすべてPCプラットホームで実行されました。

Documentation

Technical Resources
TITLE NUMBER VERSION DATE FORMAT SIZE
Simple Sigma-Delta ADC - Source Code
1.5 9/26/2018 ZIP 1.5 MB
Simple Sigma-Delta ADC, Documentation
FPGA-RD-02047 1.5 9/26/2018 PDF 1.1 MB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.