iCE40 UltraPlus I2S IP

汎用I2Sコントローラ

ラティスセミコンダクターの汎用I2SコントローラはI2Sバスを制御する効率的な方法を提供します。加えて、ユーザーが特定の設計要件に応えるよう、I2Sコントローラをカスタマイズすることが可能です。プログラマブルな性質を持つFPGAはユーザーにI2Sデバイスがニーズに応えられるよう設定の柔軟性をもたらします。

I2Sバスは電子システムでデジタルオーディオデバイスに接続できる3つのワイヤ、半二重シリアルリンクです。このバスはオーディオデータとクロックを別々に処理し、デジタルアナログシステム内でデータの歪みを引き起こすジッタを最小化します。

このI2Sバスはオーディオデータのみを処理し、サブコーディングや制御などのその他の信号は別に伝送されます。ピンの数を最小限にし、配線の単純化するため、2つの時間マルチプレックスのデータチャネル用のラインで構成される3ラインシリアルバスは、言語選択ラインとクロックラインを使用します。

特長

  • I2SトランスミッタマスターもしくはI2Sレシーバマスターとして設定可能
  • インターフェースを備えたLMMIインターフェース
  • 16~32ビットの設定可能なサンプルデータ解像度
  • 16~32ビットの設定可能なデータ幅
  • アクティブな高割込み出力

ブロックダイアグラム

iCE40 UltraPlus I2S IP top Level Diagram

ドキュメント

Downloads
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
I2S Controller IP Core
1.0 3/31/2018 IPK 127.7 KB
I2S Controller IP Core User Guide
1.0 2/21/2018 PDF 1.1 MB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.