USB到I/O聚合和桥接参考设计

加速USB 2.0/3.2(5 Gbps)接口创新

相关产品

USB到I/O聚合和桥接参考设计对支持USB的FPGA提供即插即用外设扩展,还支持从USB到I2C、SPI和GPIO的信号协议转换。莱迪思半导体USB到IO桥接参考设计为CrossLinkU-NX器件提供了这种转换。

USB桥接参考设计——现已推出。信号协议从USB 2.0转换为I2C。

联系莱迪思市场部获取参考设计项目文件

Coming Soon

Features

  • Wrapper RTL includes RISC-V, System Memory, and AHB bridge for USB enumeration
  • Maximum 8 endpoints can be flexibly configured as user selected peripheral:
    • GPIO Input
    • GPIO Output
    • I2C Controller
    • SPI Controller
  • Windows drivers and Python script to communicate to the peripherals

框图

Documentation

技术资源
标题 编号 版本 日期 格式 文件大小
选择全部
I/O Aggregation Over USB with CrossLinkU-NX Reference Design – Source Code​
12/20/2024 ZIP 73.8 MB
I/O Aggregation Over USB with CrossLinkU-NX Reference Design – User Guide​
FPGA-RD-02288 2.0 12/20/2024 PDF 3.6 MB