全新莱迪思Radiant3.0设计软件进一步强化易用性,加速FPGA设计
中国上海——2021年6月24日——莱迪思半导体公司(NASDAQ:LSCC),低功耗可编程器件的领先供应商,今日宣布推出其广受欢迎的低功耗FPGA软件设计工具Radiant的最新版本——Lattice Radiant® 3.0。该工具现支持更高密度的器件, 如最新发布的基于Lattice Nexus™技术平台的Lattice CertusPro™-NX系列产品。此外,它还提供诸多新特性,让基于FPGA的设计开发更加快速轻松。
当系统开发人员评估硬件平台时,实际硬件只是他们选择标准的一部分。他们还会评估了用于配置硬件的设计软件的易用性和支持的特性,因为它们会对整体系统开发时间和成本产生重大影响。
德国Trenz Electronic公司首席技术官Antti Lukats表示:“作为向工业和汽车市场提供基于FPGA的SoM解决方案的领先供应商,我们在硬件开发过程中各种软件工具的使用方面有着数十年的经验。莱迪思Radiant工具的用户界面非常直观且易于使用,这有助于降低设计复杂性,帮助我们更快地将产品推向市场。”
莱迪思半导体软件部高级产品经理Roger Do表示:“莱迪思Radiant 3.0设计软件为开发人员提供了简单易用的用户体验;该工具可以引导他们完成开发流程的各个步骤,包括设计创建、导入IP、实现、位流生成、将位流下载到FPGA以及调试。即使开发人员没有任何FPGA设计经验也可以快速利用Lattice Radiant的自动化特性。对于经验丰富的FPGA开发人员而言,如果需要进行特定优化,他们也可以通过Radiant 3.0对FPGA设置进行更精细化的控制。”
Radiant 3.0特性更新包括:
- Radiant 3.0的SERDES分析工具现支持CertusPro-NX器件更高的SERDES带宽。
- 通过图形用户界面(GUI)优化了整个设计流程中的信号可追溯性,帮助设计人员在HDL源代码和RTL视图以及技术视图之间追踪验证信号。
- Radiant现在可以让用户在莱迪思综合引擎(LSE)和Synplify Pro®综合引擎之间进行选择。时序约束和时序分析在两个综合引擎中都进行了统一。
- 在Radiant 3.0中,时序分析与其他操作分开,因此可以独立运行时序分析。设计人员可以在设计中探索不同的“假设”场景,无需重新运行映射和布局布线,这极大地加快了迭代设计过程。
- 与前一版本相比,Radiant 3.0平均运行时间减少15%,设计性能提高7%。
关于更多上所述莱迪思技术的信息,请访问:
关于莱迪思半导体
上海莱迪思半导体有限公司是全球低功耗FPGA的领先供应商,我们为不断增长的通信、计算、工业、汽车和消费市场客户提供从网络边缘到云端的各类解决方案。上海莱迪思自1993年设立上海研发中心至今已拥有成熟的研发团队,在上海、深圳、北京、西安和成都设有销售和技术支持办公室,我们的分销商遍及30多个省市,为我们的客户提供最可靠、专业的服务。我们的技术、长期的合作伙伴关系以及世界一流的技术支持,使我们的客户能够快速、轻松地开启创新之旅,创造一个智能、安全和互连的世界。
了解更多信息,请访问www.latticesemi.com。您也可以通过领英、微信、微博或优酷了解莱迪思的最新信息。
# # #
Lattice Semiconductor Corporation、Lattice Semiconductor(及其设计图案)及特定的产品名称均为莱迪思半导体公司或其在美国和/或其它国家的子公司的注册商标或商标。本文档中使用的“合作伙伴”一词并不意指莱迪思与任何其他实体之间法律上的合作伙伴关系。
一般说明:本新闻稿中提到的其它产品名称仅作识别目的,它们可能是其各自所有者的商标。
Media Contact:
Sophia Hong
Lattice Semiconductor
Phone: 408-268-8786
Sophia.Hong@latticesemi.com
Investor Contact:
Rick Muscha
Lattice Semiconductor
Phone: 408-826-6000
Rick.Muscha@latticesemi.com