像素到字节数据转换

将像素格式数据转换为并行数据格式

由于对显示器的要求越来越高,桥接应用越来越受欢迎。移动行业处理器接口(MIPI®)D-PHY是一个非常常见的应用接口。它主要用于支持移动设备中的摄像机和显示器的互连,并且已经成为今天智能手机行业主流的高速PHY解决方案。MIPI D-PHY基于MIPI摄像机串行接口-2(CSI-2)和MIPI显示串行接口(DSI)协议。MIPI D-PHY满足手机设计对于低功耗、低噪声、高噪声免疫的要求。

MIPI D-PHY是用于典型摄像头和显示应用的非常常用的PHY。设计用于替代传统LVCMOS或LVDS并行总线。但是许多应用处理器和显示器/摄像头仍然使用RGB或CMOS接口。为了连接到MIPI D-PHY IP,需要将并行接口转化为MIPI D-PHY数据包格式。

特性

  • 支持RGB888、RGB666、RAW8、RAW10、RAW12、YUV420/YUV422 8/10位视频格式
  • 将1、2、4、6、8或10位像素/像素周期转换为MIPI D-PHY数据包格式
  • 支持1、2或4条MIPI D-PHY数据通道

Block Diagram

Performace and Size

Resource Utilization
Device LUTs Registers sysMEM EBRs Programmable I/O
Default 455 259 1 4
DSI, RGB666, Number of TX Lanes 2 553 296 1 12
CSI-2, RGB888, Number of TX Lanes 4 503 372 1 28
CSI-2, RAW8, Number of TX Lanes 4 394 319 1 28
DSI, RGB888, Number of TX Lanes 4, Number of Input Pixel Per Clock 4, TX Gear 16 689 562 2 60
CSI-2, RGB888, Number of TX Lanes 2, TX Gear 16 503 372 1 28
CSI-2, RAW10, Number of TX Lanes 2, Number of Input Pixel Per Clock 2 471 281 1 12
CSI-2, RAW14, Numbber of TX Lanes 4, Number of Input Pixel Per Clock 2, TX Gear 16 913 696 2 60

Note: The distributed RAM utilization is accounted for in the total LUT4s utilization. The actual LUT4 utilization is distributed among logic, distributed RAM, and ripple logic.

订购信息

像素转字节IP可在Diamond设计软件中免费使用。

若要在Radiant设计软件中使用该IP,则需购买:

产品系列 订购编号 描述
CrossLink-NX PIXEL-BYTE-CNX-U 单次设计许可
CrossLink-NX PIXEL-BYTE-CNX-UT 多站点许可

文档

快速参考
标题 编号 版本 日期 格式 文件大小
选择全部
Pixel-to-Byte Converter IP Core - Lattice Diamond Software
FPGA-IPUG-02026 1.3 3/20/2020 PDF 2.1 MB
Pixel to Byte Converter IP Core - Lattice Radiant Software
FPGA-IPUG-02094 1.8 6/28/2024 PDF 1.4 MB

设计资源

开发套件和开发板

我们的开发板和开发套件能够简化您的设计流程

IP和参考设计

使用经过预先测试、可重复使用的功能简化您的设计工作

应用说明

了解如何最高效地使用我们一系列的FPGA和开发板

软件

覆盖整个设计流程,非常易于使用