iCE40 UltraPlus I2S IP

通用I2S控制器

莱迪思半导体通用I2S控制器提供了I2S总线控制功能。此外,它允许用户自定义的I2S控制器满足特定的设计要求。FPGA的可编程特性为用户提供了所需的灵活性来配置I2S设备以满足他们的需求。

I2S总线是一个3线、半双工串行链路,用于电子系统中数字音频设备之间的连接。总线分别处理音频数据和时钟,以尽量减少可能在数字模拟系统中造成数据失真的抖动。

I2S总线只处理音频数据,而其他信号是另外传输的,如子编码和控制信号。为了尽量减少所需的引脚数量和保持接线简单,三线串行总线包含了两个时间复用的数据通道线,它使用一个字选择线和一个时钟线。

特性

  • 可配置I2S发送器主控或I2S接收器主控
  • LMMI接口带有LINTR接口
  • 可配置采样数据分辨率,从16位到32位
  • 可配置数据宽度,从16位到32位
  • 高电平有效中断输出

框图

iCE40 UltraPlus I2S IP top Level Diagram

文档

下载
标题 编号 版本 日期 格式 文件大小
选择全部
I2S Controller IP Core User Guide
1.0 2/21/2018 PDF 1.1 MB
I2S Controller IP Core
1.0 3/31/2018 IPK 127.7 KB