32位PCI主控/目标

外设部件互连(PCI) 是许多应用中广泛采用的一个总线标准,包括电信、嵌入式系统、高性能外设卡和网络。

莱迪思的PCI IP核提供了满足当今高性能PCI应用需求的理想的解决方案。它完全符合PCI本地总线规范 2.2版,速率高达66MHz。PCI核提供了一个可定制的32/64位主控/目标或目标器件解决方案。该核实现了PCI接口和特定设计应用的直接连接,提供了一个集成的PCI解决方案。PCI解决方案使设计人员可以专注于应用设计而无需再研究PCI规范,从而实现了更快的产品上市时间。

莱迪思的PCI提供了各种配置,包括32位PCI、64位PCI、32位本地总线、64位本地总线、主控/目标和目标应用。在本文档中,64位操作和主控器件工作的详细信息仅在用到时进行说明。用户指南的附录说明了哪些IP核可以在哪些器件上使用。

Features

  • Available as 32/64-Bit PCI Bus and 32/64-Bit Local Bus
  • PCI SIG Local Bus Specification, Revision 3.0 Compliant
  • 64-Bit Addressing Support (Dual Address Cycle)
  • Capabilities List Pointer Support
  • Parity Error Detection
  • Up to Six Base Address Registers (BARs)
  • Fast Back-to-Back Transaction Support
  • Supports Zero Wait State Transactions
  • Special Cycle Transaction Support
  • Customizable Configuration Space
  • Up to 66MHz PCI
  • Fully Synchronous Design

立即跳转到

Block Diagram

性能和大小

LatticeECP31
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 683 1059 640 - 50 33
32位 Master/Target 66 MHz 1076 1691 661 - 50 66

1. 性能和资源使用情况数据是通过使用LFE3-95EA-7FN1156CES器件、Lattice Diamond1.0和软件测得的。当使用不同软件版本或者LatticeECP3系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeECP2M1
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 856 1068 642 - 50 33
32位 Master/Target 66 MHz 1086 1700 663 - 50 66

1. 性能和资源使用情况数据是通过使用LFE2M-35E-6F672C器件、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者LatticeECP2M系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeECP21
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 856 1068 642 - 50 33
32位 Master/Target 66 MHz 1086 1700 663 - 50 66

1. 性能和资源使用情况数据是通过使用LFE2-20E-6F672C器件、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者LatticeECP2系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeEC/P1
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 846 1060 642 - 50 33
32位 Master/Target 66 MHz 1083 1690 663 - 50 66

1. 性能和资源使用情况数据是通过使用LFEC33E-5F672C器件、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者LatticeECP/EC系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeSC1
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 724 1050 640 - 50 33
32位 Master/Target 66 MHz 1085 1722 663 - 50 66

1. 性能和资源使用情况数据是通过使用LFSC3GA25E-6F900C器件、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者LatticeSC系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

MachXO21
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 406 803 582 - 50 33

1. 性能和资源使用情况数据是通过使用LCMXO2-1200HC-6TG144CES、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者MachXO2系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

MachXO1
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR External
Pins
fMAX (MHz)
32位 Master/Target 33 MHz 542 1060 642 - 50 33

1. 性能和资源使用情况数据是通过使用LCMXO2280C-5FT324C 、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者MachXO系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeXP21
总线宽度 IPexpress模式 Slice LUT 寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 851 1060 640 - 50 33
32位 Master/Target 66 MHz 1081 1692 661 - 50 66

1. 性能和资源使用情况数据是通过使用LFXP2-17E-6F484C器件、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者LatticeXP2系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

LatticeXP1
总线宽度 IPexpress模式 Slice

LUT

 

寄存器 sysMEM EBR 外部引脚 fMAX (MHz)
32位 Master/Target 33 MHz 846 1060 642 - 50 33
32位 Master/Target 66 MHz 1083 1690 663 - 50 66

1. 性能和资源使用情况数据是通过使用LFXP20C-5F484C 、Lattice Diamond 1.0软件测得的。当使用不同软件版本或者LatticeXP系列中不同密度或速度级的器件实现该设计,性能可能会有所不同。

订购信息

系列 总线宽度 总线速度 主控/目标部件编号
LatticeECP3 32位 33MHz, 66MHz PCI-MT32-E3-U6
LatticeECP2M 32位 33MHz, 66MHz PCI-MT32-PM-U6
LatticeECP2 32位 33MHz, 66MHz PCI-MT32-P2-U6
LatticeECP/EC 32位 33MHz, 66MHz PCI-MT32-E2-U6
LatticeSC 32位 33MHz, 66MHz PCI-MT32-SC-U6
MachXO2 32位 33MHz PCI-MT32-M2-U1
MachXO 32位 33MHz PCI-MT32-XO-U6
LatticeXP2 32位 33MHz, 66MHz PCI-MT32-X2-U6
LatticeXP 32位 33MHz, 66MHz PCI-MT32-XM-U6

IP 版本: PCI主控/目标 33MHz = 6.6, PCI主控/目标 66MHz = 6.4

评估: 欲下载该IP的完整评估版,请访问IPexpress主窗口中的莱迪思IP服务器选项卡。上面显示了所有可供下载的LatticeCORE IP核和模块。*PCI核适用于ORCA和ispXPGA,莱迪思工厂可配置设计流程支持这些器件。

购买: 欲了解如何购买IP核,请联系您本地的莱迪思销售办事处

文档

快速参考
资讯资源
下载
标题 编号 版本 日期 格式 文件大小
选择全部
PCI IP Core User's Guide
PCI Core User Guide for LatticeSC, LatticeECP3, LatticeECP2/M, LatticeECP/EC, LatticeXP, Mach XO, and MachXO2
IPUG18 9.2 11/8/2010 PDF 4.6 MB
标题 编号 版本 日期 格式 文件大小
选择全部
IP Module Evaluation Tutorial
8/1/2004 PDF 216.1 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Evaluation Package for 32 Bit PCI Master/Target for ORCA 4
10/1/2003 ZIP 1.2 MB
Evaluation Package for PCI Master/Target 32-bit / 33MHz for LatticeECP/EC
2/1/2005 ZIP 808.7 KB
Evaluation Package for PCI Master/Target 32-bit / 33MHz for LatticeSC
2/21/2006 ZIP 672.7 KB
Evaluation Package for PCI Master Target 32 bit for LatticeXP - Configuration 2
8/1/2005 ZIP 1.1 MB
Evaluation Package for 32 Bit PCI Master/Target for MachXO
12/1/2005 ZIP 649.8 KB
Evaluation Package for PCI Master/Target 32-bit / 66MHz for LatticeSC
2/21/2006 ZIP 1 MB
Evaluation Package for 32 Bit PCI Master/Target for ispXPGA
9/1/2003 ZIP 2.2 MB
Evaluation Package for PCI Master/Target 32-bit / 33MHz for LatticeXP
5/1/2005 ZIP 658.3 KB
Evaluation Package for PCI Master Target 32 for ECP/EC Configuration 2
8/1/2005 ZIP 1 MB
Evaluation Package for 32 Bit PCI Master/Target for ORCA 4 - Configuration 2
11/1/2003 ZIP 2.2 MB