プラットホーム・マネージャ2 & L-ASC10

電源、温度、及び制御プレーンをリアルタイムで管理

信頼性の向上 – ハードウェア管理機能全体を集約し、かつ高速でより高精度、さらに故障検出機能も一体化すると、電源や温度、及びデジタル的な制御が不適切な状態でボードが動作することを最小限に抑えられます。

ハードウェア管理及び設計プロセスを簡素化し、市場投入期間を短縮 – ハードウェア管理をシームレスにスケーリング可能なソリューションは、ボードが単純か複雑かを問わず、コスト効率の高いソリューションを提供します。さらに、単一のデザイン環境で、電源と温度、及び制御プレーンの管理という3つの機能を全て実現できます。

BOMとコストの削減 – 複数ベンダの複数の単機能ICを使用することなく、幅広いシステムのデザインをプラットホーム・マネージャ2で標準化できます。

特長

  • 完全な故障検出率-すべてのレールと温度ノードを監視
  • 必要な数のL-ASC10ハードウェア管理エキスパンダーを使用して10~80個の電源を管理
  • 個々のハードウェア管理サブブロック(電力、熱および制御パス)が他ブロックの障害にナノ秒内に応答できるようにすることで、故障伝搬を最小限に抑える
  • DC-DCコンバータのパワーグッド信号を監視する必要性を排除して、CPLDのI/Oピンを節約
  • ソフトウェアルーチンとは対照的に、ハードウェアでの信頼性の高い電力および熱障害の検出

リンクに飛ぶ

ファミリーテーブル

プラットフォームマネジャー 2 ファミリー
パラメーター L-ASC10 LPTM21
電圧モニター入力 10 10
電流モニター入力 2 2
温度モニター入力 2 2
トリミングチャンネル数 4 4
MOSFETドライバー 4 4
オープンドレインGPIO (5Vトレラント) 9 10
オンチップ非発揮性障害ログ Check Mark Check Mark
LUT数 - 1280
分散RAM (Kビット) - 10
EBR SRAM (Kビット) - 64
EBR ブロック数 (9 Kビット) - 7
ユーザーフレッシュメモリー(Kビット) - 64
PLL数 - 1
コミュニケーション I/F I2C I2C/JTAG
プログラミングインターフェース I2C I2C/JTAG
動作電圧 3.3 2.8V to 12V
インシステムアップデート対応 あり あり
デジタル I/Os
パッケージオプション L-ASC10 LPTM21
48ピンQFN (7 X 7) -  
237ボールftBGA (1mm) (17X17)   95

ソリューション

電源管理アーキテクチャを簡素化し、故障の拡散を抑制して、信頼性を向上

  • 必要な数のハードウェア管理エクスパンダ(L-ASC10)と直接インターフェイスするだけで、8~80系統の電源を管理
  • 一元化されたアルゴリズム制御を使用して、メインボードからアドオンカードの電源を管理
  • 独立したハードウェア管理サブブロック(電源、温度、制御プレーン)が、他のブロックの故障に直接反応でき、故障の拡散を抑制
  • 高精度で反応の速い故障検出回路が信頼性を向上
  • メインボードとアドオンボードの両方で、フラッシュメモリの偶発的な書き換え問題を防止

CPLD I/O数の削減

  • DC-DCコンバータのPower Good信号のステータスをFPGAで検出できるため、この信号のモニタが不要となり、I/Oピン数を削減
  • 電源管理回路の制御モニタ、及びモニタ入力に使用するI/Oピン数を削減
  • GPIOによるマイクロコントローラとの通信に使用するI/Oピンを削減

熱管理はソフトウェアに代わってPLDを用いることで簡易化

  • 非リアルタイム性のソフトウェア処理による応答に対して、ハードウェアでは個別に複数の故障検出が可能
  • 熱的故障時に電圧やクロックのスケーリング処理によって急激な劣化を防ぐことが可能
  • CPLDとコントローラ間で熱的異常イベントに関する通信(やりとり)が不要

開発期間の短縮 ~ 従来の3つの異種開発ツール(電源管理GUI、VHDL/Verilog、コントローラ用C/アセンブリ言語環境)ではなく、統合された環境を用意

  • Lattice DiamondソフトウェアのGUIやHDLを用いることで、アナログ技術者でもデジタル技術者でもハードウェア管理機能の全てが設計可能.
  • 開発初期のボードデバッグ時に、ボード改版せずに電源やリセットシーケンスのチューニングが可能
  • ソフトウェアの活用で種々故障モードに対する(電源系統出力や熱的振る舞い、或いは制御信号出力などの)系の応答を論理シミュレーション可能
  • スケーラブルな電源管理ソリューションやコントロール・プレーン機能、或いはそれらの間の熱管理に係わるインターフェイスなどを共通アーキテクチャ化し、その再利用を図ることで開発時間と労力を大幅に節約

デザインリソース

開発キット&ボード

当社の開発キットとボードで設計プロセスの合理化

プログラミング ハードウェア

当社のプログラミングハードウェアでインシステム・プログラミング、インサーキット再構成の負担を軽減

アプリケーションノート

当社のFPGA、開発ボードのラインナップを最大活用する方法

ソフトウェア

使いやすい設計フローの完全版

ドキュメント

Quick Reference
Technical Resources
Information Resources
Downloads
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Package Diagrams
FPGA-DS-02053 8.2 9/22/2024 PDF 9 MB
Extending the VMON Input Range of Power/Platform Management Devices
FPGA-AN-02031 2.5 9/21/2021 PDF 1.1 MB
Fault Logging Using Platform Manager 2
TN1277 2.1 1/5/2018 PDF 3.5 MB
Adding Scalable Power and Thermal Management to ECP5 Using L-ASC10
FPGA-AN-02019 1.2 8/7/2023 PDF 2 MB
Interfacing the Trim Output of Power Manager II Devices to DC-DC Converters
AN6074 1.2 4/7/2015 PDF 3.1 MB
Importing HDL Files With Platform Manager 2
TN1287 1.0 8/1/2014 PDF 546.9 KB
Implementing VID Function with Platform Manager 2
AN6092 1.2 9/8/2017 PDF 2.9 MB
Using Power MOSFETs with Power/Platform Management Devices
AN6048 1.3 8/29/2017 PDF 734.6 KB
Dual Boot and Background Programming with PlatformManager 2
FPGA-TN-02078 1.3 10/10/2019 PDF 1.9 MB
Adding Scalable Power and Thermal Management to MachXO2 and MachXO3 Using L-ASC10
FPGA-AN-02011 1.2 10/11/2019 PDF 2.1 MB
Platform Manager 2 PM Bus Adapter Usage
TN1297 1.0 2/11/2015 PDF 2.1 MB
Temperature Monitoring and Fan Control with Platform Manager 2
FPGA-TN-02080 1.2 9/30/2018 PDF 2.6 MB
L-ASC10 and Platform Manager 2 Hardware Checklist
FPGA-TN-02175 1.2 1/27/2020 PDF 1.1 MB
Powering Up and Programming Platform Manager 2 and L-ASC10
AN6091 2.1 3/31/2015 PDF 2 MB
Platform Manager 2 Data Sheet
FPGA-DS-02036 2.5 10/20/2023 PDF 2.8 MB
L-ASC10 Data Sheet
FPGA-DS-02038 2.5 8/3/2023 PDF 7 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Platform Manager 2 Data Sheet
FPGA-DS-02036 2.5 10/20/2023 PDF 2.8 MB
L-ASC10 Data Sheet
FPGA-DS-02038 2.5 8/3/2023 PDF 7 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Extending the VMON Input Range of Power/Platform Management Devices
FPGA-AN-02031 2.5 9/21/2021 PDF 1.1 MB
Fault Logging Using Platform Manager 2
TN1277 2.1 1/5/2018 PDF 3.5 MB
Adding Scalable Power and Thermal Management to ECP5 Using L-ASC10
FPGA-AN-02019 1.2 8/7/2023 PDF 2 MB
Interfacing the Trim Output of Power Manager II Devices to DC-DC Converters
AN6074 1.2 4/7/2015 PDF 3.1 MB
Importing HDL Files With Platform Manager 2
TN1287 1.0 8/1/2014 PDF 546.9 KB
Implementing VID Function with Platform Manager 2
AN6092 1.2 9/8/2017 PDF 2.9 MB
Using Power MOSFETs with Power/Platform Management Devices
AN6048 1.3 8/29/2017 PDF 734.6 KB
Dual Boot and Background Programming with PlatformManager 2
FPGA-TN-02078 1.3 10/10/2019 PDF 1.9 MB
Adding Scalable Power and Thermal Management to MachXO2 and MachXO3 Using L-ASC10
FPGA-AN-02011 1.2 10/11/2019 PDF 2.1 MB
Platform Manager 2 PM Bus Adapter Usage
TN1297 1.0 2/11/2015 PDF 2.1 MB
Temperature Monitoring and Fan Control with Platform Manager 2
FPGA-TN-02080 1.2 9/30/2018 PDF 2.6 MB
L-ASC10 and Platform Manager 2 Hardware Checklist
FPGA-TN-02175 1.2 1/27/2020 PDF 1.1 MB
Powering Up and Programming Platform Manager 2 and L-ASC10
AN6091 2.1 3/31/2015 PDF 2 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Package Diagrams
FPGA-DS-02053 8.2 9/22/2024 PDF 9 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Platform Manager 2 Evaluation Board User Guide
EB93 1.0 1/1/0001 PDF 7.3 MB
Platform Manager 2 I2C Demo Design and GUI
UG59 1.1 8/11/2017 PDF 5.2 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
MachXO2/MachXO3/LPTM21 WISHBONE Flash Corruption Avoidance
PB1381 1.1 1/3/2017 PDF 88.9 KB
Work-around Solution for Platform Manager 2, MachXO2, and MachXO3 in SPI Programming Failure Modes
PB231101 1.0 1/11/2024 PDF 372.2 KB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
PCN01A-15: LPTM20 Withdrawal
Data Sheet
PCN01A-15 4/28/2015 PDF 123.4 KB
PCN 09A-16_L-ASC10 I2C Datasheet
Data Sheet
PCN09A-16 6/13/2016 PDF 96.9 KB
Power Calculator Update for All XO2 and Derivative (XO2/XO3L/XO3LF/XO3D/PlatformManager2) Devices
PCN02A-20 1.1 1/14/2021 PDF 28.6 KB
PCN01A-18 - L-ASC10 and LPT2M Alternate Qualified Mask Set
PCN01A-18 A 4/18/2018 PDF 209.9 KB
PCN08A-19 Platform Manager 2 and L-ASC10 Data sheet Update
1.0 10/1/2019 PDF 285.3 KB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Lattice OrCAD Capture Schematic Library (OLB)
This file contains an OrCAD Capture Schematic Library (OLB file type) for all Lattice products. This .zip file also includes a .xls worksheet with a list of the contents of the OLB. These symbols can be used to help with OrCAD schematic designs.
FPGA-SC-02005 8.2 8/8/2024 ZIP 2.6 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Platform Manager 2 Brochure
I0236 2.0 4/21/2017 PDF 2.6 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
FTG237_LPTM21
Rev J1 6/9/2022 PDF 141.9 KB
SN_SG48
Rev C1 9/20/2019 PDF 52.9 KB
TG128_DD
Rev D 4/13/2018 PDF 22.1 KB
Lattice Platform Manager 2 Product Family Qualification Summary
Rev F 4/15/2020 PDF 729.9 KB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Revolutionary Hardware Management Solutions
WP0003 4.0 5/9/2018 PDF 1.4 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
LPTM21_ftbga237
1.0 12/1/2014 BSM 29.3 KB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
[IBIS] L-ASC10
1.1 7/21/2020 IBS 116.6 KB
[IBIS] LPTM21
1.0 5/27/2015 ZIP 9.8 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Platform Manager 2 I2C GUI
1.1 10/7/2014 ZIP 3.3 MB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.

サポート