PCIターゲット64ビット

ラティスのPCI(Peripheral Component Interconnect)は遠隔通信、組込みシステム、高性能周辺カードとネットワーキングを含む様々なアプリケーションに使用されている広く認知されたバス標準です。

ラティスのPCIコアは今日の高性能なPCIアプリケーションのニーズにあう理想的なソリューションを提供します。これは完全に66MHzまでのスピード用PCIローカルバス仕様 rev.2.2に準拠します。PCIマスター/ターゲットコアはカスタマイズできる32ビットもしくは64ビットマスター/ターゲット・ソリューションを提供します。完全に同期化されたPCI-64/66マスター/ターゲット・コアは、マスター/ターゲットと統合されたPCIソリューションを提供する具体的な設計アプリケーションのギャップの橋渡しをします。PCIマスター/ターゲット・ソリューションはより速く製品市場投入となるよう設計者がPCI仕様よりアプリケーションに集中できるようにしました。

ラティスのPCIで提供される機能は32ビットPCI、64ビットPCI、32 ビット・ローカルバス、64ビット・ローカルバス、マスター/ターゲットとターゲット・アプリケーションをカバーする複数の構成中において可能です。このドキュメントには、64ビット動作と該当したときのみに適応するマスター動作の詳細が含まれています。このデータシートの付録では、どのデバイスに何のコアが有効なのかを明記しています。

Features

  • Available as 32/64-Bit PCI Bus and 32/64-Bit Local Bus
  • PCI SIG Local Bus Specification, Revision 3.0 Compliant
  • 64-Bit Addressing Support (Dual Address Cycle)
  • Capabilities List Pointer Support
  • Parity Error Detection
  • Up to Six Base Address Registers (BARs)
  • Fast Back-to-Back Transaction Support
  • Supports Zero Wait State Transactions
  • Special Cycle Transaction Support
  • Customizable Configuration Space
  • Up to 66MHz PCI
  • Fully Synchronous Design

Jump to

Block Diagram

パフォーマンスとサイズ

LatticeECP31
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 612 918 592 - 87 33
64-ビット ターゲット 66 MHz 809 1341 612 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFE3-95EA-7FN1156CES デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeECP3 家族の内で別のデバイス密度や速度のグレードをターゲットします。

LatticeECP2M1
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 722 927 594 - 87 33
64-ビット ターゲット 66 MHz 832 1350 614 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFE2M-35E-6F672C デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeECP2M 家族の内で別のデバイス密度や速度のグレードをターゲットします。

LatticeECP21
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 722 927 594 - 87 33
64-ビット ターゲット 66 MHz 832 1350 614 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFE2-20E-6F672C デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeECP2 家族の内で別のデバイス密度や速度のグレードをターゲットします。

LatticeEC/P1
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 715 913 594 - 87 33
64-ビット ターゲット 66 MHz 832 1344 614 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFEC33E-5F672C デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeECP/EC 家族の内で別のデバイス密度や速度のグレードをターゲットします。

LatticeSC1
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 621 893 594 - 87 33
64-ビット ターゲット 66 MHz 845 1391 622 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFSC3GA25E-6F900C デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeSC 家族の内で別のデバイス密度や速度のグレードをターゲットします。

LatticeXP21
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 707 919 592 - 87 33
64-ビット ターゲット 66 MHz 827 1342 612 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFXP2-17E-6F484C デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeXP2 家族の内で別のデバイス密度や速度のグレードをターゲットします。

LatticeXP1
バス幅 IPexpress モード SLICEs LUTs レジスタ sysMEM EBRs 外部端子 fMAX (MHz)
64-ビット ターゲット 33 MHz 715 913 594 - 87 33
64-ビット ターゲット 66 MHz 832 1344 614 - 87 66

1. パフォーマンスと使用率データは、ラティスDiamond 1.0 ソフトウェアと、LFXP20C-5F484C デバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェア バージョンを使用してまたは LatticeXP 家族の内で別のデバイス密度や速度のグレードをターゲットします。

発注情報

家族 バス幅 バス速度 パートナンバー
LatticeECP3 64-ビット 33MHz, 66MHz PCI-T64-E3-U6
LatticeECP2M 64-ビット 33MHz, 66MHz PCI-T64-PM-U6
LatticeECP2 64-ビット 33MHz, 66MHz PCI-T64-P2-U6
LatticeECP/EC 64-ビット 33MHz, 66MHz PCI-T64-E2-U6
LatticeSC 64-ビット 33MHz, 66MHz PCI-T64-SC-U6
LatticeXP2 64-ビット 33MHz, 66MHz PCI-T64-X2-U6
LatticeXP 64-ビット 33MHz, 66MHz PCI-T64-XM-U6

IP バージョン: PCI Target 33MHz = 6.5, PCI Target 66MHz = 6.3.

このIPの完全な評価バージョンをダウンロードするには、IPexpressメイン・ウィンドウのラティスIPサーバ・タブへ行ってください。ダウンロード可能な全てのispLeverCORE IPモジュールがこのタブ上に表示されます。

IP コアを購入する方法を見つけるためにローカル格子営業所までご連絡ください。

ドキュメント

Quick Reference
Information Resources
Downloads
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
PCI IP Core User's Guide
PCI Core User Guide for LatticeSC, LatticeECP3, LatticeECP2/M, LatticeECP/EC, LatticeXP, Mach XO, and MachXO2
IPUG18 9.2 11/8/2010 PDF 4.6 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
IP Module Evaluation Tutorial
8/1/2004 PDF 216.1 KB
TITLE NUMBER VERSION DATE FORMAT SIZE
Select All
Evaluation Package for PCI Target 64-bit / 66MHz for LatticeSC
2/21/2006 ZIP 683.2 KB
Evaluation Package for 64 Bit PCI Target for ECP/EC Configuration 2
8/1/2005 ZIP 909.6 KB
Evaluation Package for PCI Target 64-bit / 33MHz for LatticeSC
2/21/2006 ZIP 485.7 KB
Evaluation Package for PCI Target 64-bit / 33MHz for LatticeECP/EC
3/1/2005 ZIP 522.6 KB
Evaluation Package for 64 Bit PCI Target for ispXPGA
10/1/2003 ZIP 1.9 MB
Evaluation Package for 64 Bit PCI Target for ORCA 4
10/1/2003 ZIP 810.1 KB
Evaluation Package for 64 Bit PCI Target for LatticeXP
12/1/2005 ZIP 646.1 KB

*By clicking on the "Notify Me of Changes" button, you agree to receive notifications on changes to the document(s) you selected.