LatticeSC/M

高性能FPGA,满足未来通讯网络的需求

性能至关重要——莱迪思推出了针对以太网、PCI Express、SPI4.2以及高速存储控制器等标准的最佳解决方案。LatticeSC/M具备嵌入式存储器、层次化时钟网络以及时钟管理资源,适用于高端系统设计。

超高速——LatticeSC/M自带SERDES,集成先进的嵌入式PCS以及PURESPEED技术,支持2 Gbps并行IO,同时集成的嵌入式ASIC块可提供最高性能。

低功耗——低功耗的1 V Vcc选择降低了44%的芯片功耗,SERDES每通道功耗仅为105mW,整体功耗已尽可能降至最低。

特性

  • 15 k至115 k LUT4
  • 139至942个IO
  • 700 MHz的全局时钟, 1 GHz的边缘时钟
  • 每个器件拥有速率为600 Mbps至3.8 Gbps的4至32个SERDES块
  • 工作频率为500 MHz,容量为1至7.8 Mbit的嵌入式RAM块
  • 每个器件拥有高达1GHz的8个PLL以及高达700 MHz的12个DLL

立即跳转到

产品系列表

LatticeSC/M 器件选型指南

参数 LFSC15 LFSC25 LFSC40 LFSC80 LFSC115
逻辑资源 – LUT (K) 15.2 25.4 40.4 80.1 115.2
sysMEM EBR RAM 块(18Kb/块) 56 104 216 308 424
嵌入式存储器(Mbit) 1.03 1.92 3.98 5.68 7.80
最大分布式存储器(Mbit) 0.24 0.41 0.65 1.28 1.84
最多SERDES通道数(3.8Gbps) 8 16 16 32 32
DLL 12 12 12 12 12
PLL 8 8 8 8 8
MACO 块(仅针对LatticeSCM) 4 6 10 10 12
封装(I/O + 专用输入)
  LFSC15 LFSC25 LFSC40 LFSC80 LFSC115
256-ball fpBGA (17 x 17 mm) 139 / 4        
900-ball fpBGA (31 x 31 mm) 300 / 8 378 / 8      
1020-ball fcBGA (33 x 33 mm)   476 / 16 562 / 16    
1152-ball fcBGA (35 x 35 mm)     604 / 16 660 / 16 660 / 16
1704-ball fcBGA (42.5 x 42.5 mm)       904 / 32 942 / 32

设计资源

IP和参考设计

使用经过预先测试、可重复使用的功能简化您的设计工作

应用说明

了解如何最高效地使用我们一系列的FPGA和开发板

软件

覆盖整个设计流程,非常易于使用

开发套件和开发板

我们的开发板和开发套件能够简化您的设计流程

编程硬件

使用我们的编程硬件,轻松完成在系统编程和在线重配置

文档

未登录的用户可能无法查阅某些文档和下载。如要查看所有内容,请登录您的莱迪思账户。



Support

技术支持

有问题?我们来帮助您

质量和可靠性

相关参考资料有助于解决您的问题