CrossLink™

设计,不再妥协

小身材,大功能——最为全面的桥接解决方案,适用于摄像和显示应用,尺寸小至6 mm2

低功耗,无止境——功耗相比竞争对手的产品低50%。业界首款可编程ASSP(pASSP)桥接解决方案,大多数情况下工作功耗低于100 mW,并内建睡眠模式。

高性能,新标杆——业界超快的MIPI D-PHY桥接解决方案,支持4K UHD分辨率,速率可高达12 Gbps。

特性

  • 2个4通道MIPI D-PHY收发器,速率为6 Gbps/PHY
  • 15个可编程源同步IO对,适用于摄像和显示接口
  • 尺寸超小的2.46 mm x 2.46 mm WLCSP封装以及引脚间距为0.4 mm、0.5 mm和0.65 mm的BGA封装
  • 灵活的器件配置,带有一次性可编程(OTP)的非易失性配置存储器和I2C/SPI编程功能
  • 拥有超过5900个LUT以及高达81个I/O
  • 适用于多种桥接解决方案的软IP。点击此处查看

Lattice Diamond软件支持适用于汽车应用的CrossLink器件,但需要使用许可证。请点击下方按钮申请许可证。

跳转到

产品系列表

CrossLink器件选型指南

特性 LIF-MD6000-36 LIF-MD6000-64 LIF-MD6000-81 LIF-MD6000-80 LIA-MD6000-80
LUT 5936 5936 5936 5936 5936
嵌入式存储器(kbit) 180 180 180 180 180
分布式RAM(kbit) 47 47 47 47 47
GPLL 1 1 1 1 1
D-PHY PLL 1 2 2 2 2
嵌入式I2C块 2 2 2 2 2
嵌入式RX/TX MIPI D-PHY 1 (4 数据通道 + 1 时钟通道) 2 (8 数据通道 + 2 时钟通道) 2 (8 数据通道 + 2 时钟通道) 2 (8 数据通道 + 2 时钟通道) 2 (8 数据通道 + 2 时钟通道)
48 MHz 振荡器 1 1 1 1 1
10 KHz 振荡器 1 1 1 1 1
NVCM
双引导1
电源管理单元
低功耗睡眠模式
典型工作功耗 5 mW - 135 mW 5 mW - 135 mW 5 mW - 135 mW 5 mW - 135 mW 5 mW - 135 mW
封装尺寸 2.5 mm x 2.5 mm 3.5 mm x 3.5 mm 4.5 mm x 4.5 mm 6.5 mm x 6.5 mm 6.5 mm x 6.5 mm
引脚间距 0.4 mm 0.4 mm 0.5 mm 0.65 mm 0.65 mm
可编程I/O 17 29 37 37 37
符合车用标准

1. 双引导需要外部引导闪存支持。

解决方案实例

ADAS 应用

  • 将多个CSI-2图像传感器桥接至单个MIPI CSI-2输出,适用于360度摄像头应用。
  • 支持多种摄像头输入接口,包括CSI-2、LVDS、Sub-LVDS和LVCMOS。
  • 支持将多个摄像头接口桥接至应用处理器。
  • 将数据拼接为尺寸更大的横向视频帧。

多个CSI-2图像传感器接口桥接解决方案

  • 桥接多个CSI-2图像传感器产生一个MIPI CSI-2输出
  • 使用来自同一个I2C主控的相同I2C从地址配置多个图像传感器
  • 使用GPIO控制启动和同步图像传感器
  • 将数据合并为更大的水平方向视频帧
  • 对来自多个图像传感器的数据进行仲裁并叠加独特的虚拟通道数据

点击此处查看更多信息

多个MIPI DSI显示屏桥接

  • 驱动多个MIPI DSI显示屏或一个需要2个MIPI DSI接口的显示屏
  • 将视屏传输到两个显示屏或通过2个PHY将输出带宽需求降低一半
  • 使用额外的GPIO控制显示屏的外设功能以及上电时序

点击此处查看更多信息

显示接口转换桥接

  • 转换从/至MIPI DSI、OpenLDI/LVDS和RGB/CMOS接口
  • 支持所有数据类型和通道数量
  • 支持额外的功能,如显示屏和外设初始化、控制和时序
  • 对视频数据进行裁剪和缩放以满足特定的格式需求

点击此处查看更多信息

摄像接口转换桥接

  • 转换从/至MIPI CSI-2、SubLVDS、LVDS、CMOS、HiSPi以及其他图像传感器接口
  • 用于从驱动图像传感器的控制帧和行数值读出控制
  • 将I2C转换至SPI,用于图像传感器和外设控制
  • 对视频数据进行裁剪和缩放以满足特定的格式需求

点击此处查看更多信息

视频

放大图片

CrossLink介绍

了解CrossLink器件如何解决接口挑战,包括实现多个CSI-2桥接,用于将多个图像传感器接口连接至单个应用时需要的混合、合并以及仲裁功能。

Thumbnail放大图片

适用于移动相关市场的CrossLink IP

了解CrossLink IP如何助您解决MIPI接口桥接相关的设计挑战。
Using Lattice CrossLink FPGA for 360 Surround View Applications放大图片

使用Lattice CrossLink FPGA 实现360°环绕应用

使用普通摄像头实现360°环绕成像并非难题,观看视频了解CrossLink FPGA如何化困难为简便吧。

获奖情况

嵌入式世界奖 2017

硬件产品提名

EEPW杂志(中国) 2016年度编辑选择奖

最优FPGA产品奖

设计资源

开发套件和开发板

我们的开发板和开发套件能够简化您的设计流程

IP和参考设计

使用经过预先测试、可重复使用的功能简化您的设计工作

应用说明

了解如何最高效地使用我们一系列的FPGA和开发板

软件

覆盖整个设计流程,非常易于使用

文档

未登录的用户可能无法查阅某些文档和下载。如要查看所有内容,请登录您的莱迪思账户。

快速参考
技术资源
资讯资源
下载
标题 编号 版本 日期 格式 文件大小
Advanced CrossLink I2C Hardened IP Reference Guide
FPGA-TN-02020 1.0 8/22/2016 PDF 773.9 KB
CrossLink Hardware Checklist
FPGA-TN-02013 1.1 9/2/2017 PDF 661.6 KB
CrossLink High-Speed I/O MIPI D-PHY and DDR Interfaces
FPGA-TN-02012 1.1 8/22/2016 PDF 2.6 MB
CrossLink I2C Hardened IP Usage Guide
FPGA-TN-02019 1.0 8/22/2016 PDF 689.6 KB
CrossLink Memory Usage Guide
FPGA-TN-02017 1.0 8/22/2016 PDF 1.6 MB
CrossLink Programming and Configuration Usage Guide
FPGA-TN-02014 1.2 2/15/2018 PDF 802.8 KB
CrossLink sysCLOCK PLL/DLL Design and Usage Guide
FPGA-TN-02015 1.2 5/15/2018 PDF 1.1 MB
CrossLink sysI/O Usage Guide
FPGA-TN-02016 1.1 9/2/2017 PDF 927.8 KB
PCB Layout Recommendations for BGA Packages
TN1074 3.9 3/17/2017 PDF 12.8 MB
Power Management and Calculation for CrossLink Devices
FPGA-TN-02018 1.0 8/22/2016 PDF 1.1 MB
CrossLink Automotive Family Data Sheet
FPGA-DS-02013 1.4 7/19/2018 PDF 1.2 MB
CrossLink Family Data Sheet
FPGA-DS-02007 1.5 7/19/2018 PDF 1.3 MB
CrossLink LIF-MD6000 Pinout
1.4 11/22/2017 XLSX 44 KB
Package Diagrams
5.5 11/20/2017 PDF 13.8 MB
标题 编号 版本 日期 格式 文件大小
CrossLink Automotive Family Data Sheet
FPGA-DS-02013 1.4 7/19/2018 PDF 1.2 MB
CrossLink Family Data Sheet
FPGA-DS-02007 1.5 7/19/2018 PDF 1.3 MB
标题 编号 版本 日期 格式 文件大小
Advanced CrossLink I2C Hardened IP Reference Guide
FPGA-TN-02020 1.0 8/22/2016 PDF 773.9 KB
CrossLink Hardware Checklist
FPGA-TN-02013 1.1 9/2/2017 PDF 661.6 KB
CrossLink High-Speed I/O MIPI D-PHY and DDR Interfaces
FPGA-TN-02012 1.1 8/22/2016 PDF 2.6 MB
CrossLink I2C Hardened IP Usage Guide
FPGA-TN-02019 1.0 8/22/2016 PDF 689.6 KB
CrossLink Memory Usage Guide
FPGA-TN-02017 1.0 8/22/2016 PDF 1.6 MB
CrossLink Programming and Configuration Usage Guide
FPGA-TN-02014 1.2 2/15/2018 PDF 802.8 KB
CrossLink sysCLOCK PLL/DLL Design and Usage Guide
FPGA-TN-02015 1.2 5/15/2018 PDF 1.1 MB
CrossLink sysI/O Usage Guide
FPGA-TN-02016 1.1 9/2/2017 PDF 927.8 KB
PCB Layout Recommendations for BGA Packages
TN1074 3.9 3/17/2017 PDF 12.8 MB
Power Management and Calculation for CrossLink Devices
FPGA-TN-02018 1.0 8/22/2016 PDF 1.1 MB
标题 编号 版本 日期 格式 文件大小
CrossLink LIF-MD6000 Pinout
1.4 11/22/2017 XLSX 44 KB
Package Diagrams
5.5 11/20/2017 PDF 13.8 MB
标题 编号 版本 日期 格式 文件大小
PCN02A-18 Crosslink Ind Data Sheet
PCN02A-18 A 3/16/2018 PDF 291.9 KB
PCN05A-18 Crosslink Data Sheet Vccaux
7/19/2018 PDF 290.6 KB
标题 编号 版本 日期 格式 文件大小
Lattice OrCAD Capture Schematic Library (OLB)
This file contains an OrCAD Capture Schematic Library (OLB file type) for all Lattice products. This .zip file also includes a .xls worksheet with a list of the contents of the OLB. These symbols can be used to help with OrCAD schematic designs.
6.2 11/7/2018 ZIP 1000 KB
标题 编号 版本 日期 格式 文件大小
CrossLink Product Brochure
I0254 3.0 11/30/2017 PDF 1 MB
Product Selector Guide
I0211 19.0 11/2/2018 PDF 8.7 MB
标题 编号 版本 日期 格式 文件大小
MG80 Crosslink
Rev. C 9/19/2018 PDF 26.4 KB
MG81_Crosslink
Rev C 4/5/2018 PDF 26.3 KB
SWG_UWG36
Rev D 9/14/2018 PDF 81.9 KB
UMG64_Crosslink
Rev A 9/19/2018 PDF 26.5 KB
标题 编号 版本 日期 格式 文件大小
New Use Cases Highlight CrossLinks Broad Applicability
WP0009 1.1 11/10/2017 PDF 756.2 KB
Video Bridging Solution Promises New Level of Design Flexibility and Innovation
WP0005 1.1 11/10/2017 PDF 495.9 KB
标题 编号 版本 日期 格式 文件大小
Delphi Thermal Model
1.0 6/12/2018 ZIP 63.3 KB
标题 编号 版本 日期 格式 文件大小
[IBIS] LIF-MD
2.1 9/26/2017 IBS 1.9 MB


支持

Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.