7:1 LVDS 视频接口

Reference Design Logo包括多个数据位和时钟的源同步接口已经成为电子系统中移动图像数据的常用方法。一个通用的标准是7:1 LVDS接口(用于通道连接,扁平电缆连接和摄像机连接),这已成为许多电子产品,包括消费电子设备、工业控制、医疗,汽车远程信息处理中的通用标准。莱迪思的7:1 LVDS视频接口参考设计已针对使用LatticeECP3LatticeECP2/MLatticeXP2 系列进行了优化。利用FPGA的I / O结构,该参考设计实现了标准的7:1 LVDS接口。通过利用专用的LVDS I/ O、通用的DDR I / O接口、匹配、边缘和系统时钟的PLL时钟控制,完全和有效地实现了发送和接收接口。使用专用的解串器模块,还完成了数据格式化。

莱迪思7:1 LVDS视频演示套件

莱迪思7:1 LVDS视频演示套件 是一套电路板和电缆,可以演示使用LatticeECP2或LatticeXP2 FPGA实现 7:1 LVDS解决方案。该套件使用了LatticeECP2或LatticeXP2高级评估板,以及各种用户的视频I / O资源。

立即跳转到

框图

性能和尺寸

设计 1: 回环测试的结果
日期 系列 语言 SLICE LUT 寄存器 sysMEM EBR sysDSP™块 fMAX(MHz)
Apr 2011 ECP3-95 VHDL 771 832 (1%) 910 0 (0%) 0 (0%) 108
Apr 2011 ECP3-95 Verilog 766 819 (1%) 916 0 (0%) 0 (0%) 108
Apr 2011 ECP2/M-50 VHDL 794 858 (2%) 914 0 (0%) 0 (0%) 108
Apr 2011 ECP2/M-50 Verilog 778 834 (2%) 916 0 (0%) 0 (0%) 108
Apr 2011 XP2-17 VHDL 785 839 (5%) 916 0 (0%) 0 (0%) 108
Apr 2011 XP2-17 Verilog 774 825 (5%) 915 0 (0%) 0 (0%) 108

性能和资源使用情况数据是通过使用莱迪思的ispLEVER®7.0 SP1软件,针对LatticeECP2/ M和LatticeXP2器件,使用ispLEVER7.2 SP2软件针对LatticeECP3器件测得的。当将这个IP核用于LatticeECP2/ M、 LatticeXP2和LatticeECP3系列的不同的密度,速度,或等级时,性能和利用率可能会有所不同。

设计 2: 视频_演示测试的结果
日期 系列 语言 SLICE LUT 寄存器 sysMEM EBR sysDSP™块 fMAX(MHz)
Apr 2011 ECP3-95 VHDL 1420 1848 (2%) 1347 10 (4%) 4.125 (12%) 108
Apr 2011 ECP3-95 Verilog 1415 1852 (2%) 1315 10 (4%) 4.125 (12%) 108
Apr 2011 ECP2/M-50 VHDL 1428 1804 (4%) 1293 8 (38%) 4.125 (23%) 108
Apr 2011 ECP2/M-50 Verilog 1433 1857 (4%) 1253 10 (48%) 4.125 (23%) 108
Apr 2011 XP2-17 VHDL 1492 1803 (11%) 1292 8 (53%) 4.125 (82%) 108
Apr 2011 XP2-17 Verilog 1482 1848 (11%) 1254 10 (67%) 4.125 (82%) 108

性能和资源使用情况数据是通过使用莱迪思的ispLEVER®7.0 SP1软件,针对LatticeECP2/ M和LatticeXP2器件,使用ispLEVER7.2 SP2软件针对LatticeECP3器件测得的。当将这个IP核用于LatticeECP2/ M、 LatticeXP2和LatticeECP3系列的不同的密度,速度,或等级时,性能和利用率可能会有所不同。

注意: 以上所示的性能和设计规模仅是估计。实际结果可能取决于所选择的参数,时序约束和所用的器件。若要了解更详细的情况,请查阅设计文件。除非另有说明,所有的代码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 编号 版本 日期 格式 文件大小
LatticeECP3, LatticeECP2/M, LatticeXP2 7:1 LVDS Video Interface Reference Design
RD1030 1.5 4/12/2011 PDF 750.1 KB
LatticeECP3, LatticeECP2/M, LatticeXP2 7:1 LVDS Video Interface Reference Design Files
Contains Verilog and VHDL source files for RD1030 and use with the 7:1 LVDS Video Demo hardware from Lattice.
RD1030 1.5 4/12/2011 ZIP 1.8 MB


Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.