Lattice Blog

Share:

使用带有片上ADC的控制PLD实现电源管理

Power Management using a Control PLD with on-chip ADC
Posted 05/09/2017 by Shyam Chandra

Posted in

在这个6篇博客组成的系列中,我们着眼于为当今复杂的电路板设计实现高效的电源管理架构时所遇到的挑战。

在第五篇博客中,我们将讨论最后一种为现代电路板开发高效电源管理解决方案的途径。在这个模型中,我们回到了原点。控制PLD负责所有电源管理功能。为了解决不精确的“Power Good”信号的问题,它通过片上数字转换器(ADC)进行了升级,可以监控电路板的电源电压。在这种解决方案中,控制PLD使用片上软/硬处理器内核实现电源管理功能,而内务管理功能则以硬逻辑实现。

A Hardware Management System Using a Control PLD with an On-chip ADC
使用带有片上ADC的控制PLD的电源管理系统

优点:

  • 易于扩展和适配其他设计
  • 电源管理和内务管理功能的结合加快了设计进度
  • 向远程系统管理员提供电压遥测

缺点:

  • 需要具有更高的密度和I/O引脚数更高的CPLD
  • 复杂的CPLD增加了解决方案的成本
  • 将低压模拟遥测集中部署电路板上某处会增加电路板拥塞程度
  • 需要数字工程师实现电源管理功能以及数字控制功能

虽然这种设计解决了第一种设计的故障检测不准确的问题,并且保留了其他两种混合设计的一些优势,但它仍然受到电路板拥塞的制约并且需要复杂的控制PLD。电源管理所需的逻辑资源明显更高,因为逻辑必须管理12位指针,而不是仅1位的“Power Good”信号。

本篇博客就写到这里了。可不要错过了解最新的Power Manager设计架构,发掘出最大的设计潜力来克服设计工程师面临的制约。

阅读我们电源管理器系列的其他博客:

点击链接了解更多有关电源管理器产品 以及开发套件和开发板的信息。

Share:

Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.