Lattice Solutions

Everything you need to quickly and easily complete your design

Solution Type
Device Support



















Tags



































































































Providers

  • Lattice Sentry Root of Trust Reference Design for MachXO3D

    Reference Design

    Lattice Sentry Root of Trust Reference Design for MachXO3D

    This design utilizes Lattice Sentry IP to help you develop and test a complete NIST 800-193-compliant PFR solution. You can modify to suit your specific needs.
    Lattice Sentry Root of Trust Reference Design for MachXO3D
  • Human Face Identification

    Reference Design

    Human Face Identification

    Uses a Convolutional Neural Network in the ECP5 FPGA to detect a human face, and match to known registered faces. Can be adapted to work with any other object.
    Human Face Identification
  • 人感検出

    Reference Design

    人感検出

    Uses Lattice sensAI IP to continuously search for the presence of a human and reports results. Can be adapted to detect any other object.
    人感検出
  • 4 入力 1 出力 MIPI CSI-2 アグリゲーション・リファレンスデザイン

    Reference Design

    4 入力 1 出力 MIPI CSI-2 アグリゲーション・リファレンスデザイン

    ラティス 4 入力 1 出力 MIPI CSI-2 イメージ・アグリゲーション・リファレンスデザイン は 4 つのイメージセンサからのデータを 1 つのデータとして HDMI 経由で出力するデザインを提供
    4 入力 1 出力 MIPI CSI-2 アグリゲーション・リファレンスデザイン
  • MIPI CSI-2 / DSI - OpenLDI I/F ブリッジ・リファレンスデザイン

    Reference Design

    MIPI CSI-2 / DSI - OpenLDI I/F ブリッジ・リファレンスデザイン

    CrossLink ファミリ向けリファレンスデザインは、MIPI DSI 出力のモバイルプロセッサや MIPI CSI-2 出力のイメージセンサと OpenLDI 入力のディスプレイを接続
    MIPI CSI-2 / DSI - OpenLDI I/F ブリッジ・リファレンスデザイン
  • N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation

    Reference Design

  • N 入力 - 1 出力 MIPI CSI-2 カメラ・アグリゲーション・ブリッジ

    Reference Design

    N 入力 - 1 出力 MIPI CSI-2 カメラ・アグリゲーション・ブリッジ

    CrossLink ファミリ用リファレンスデザインは、最小のレイテンシで複数の MIPI CSI-2 イメージセンサーをアプリケーションプロセッサに接続
    N 入力 - 1 出力 MIPI CSI-2 カメラ・アグリゲーション・ブリッジ
  • SubLVDS - MIPI CSI-2 イメージセンサ・ブリッジ・リファレンスデザイン

    Reference Design

    SubLVDS - MIPI CSI-2 イメージセンサ・ブリッジ・リファレンスデザイン

    CrossLink ファミリ FPGA リファレンスデザインは SubLVDS インタフェースのイメージセンサと MIPI CSI-2 インタフェースのアプリケーションプロセッサを接続
    SubLVDS - MIPI CSI-2 イメージセンサ・ブリッジ・リファレンスデザイン
  • シングルワイヤ・アグリゲーション

    Reference Design

    シングルワイヤ・アグリゲーション

    FPGAを利用したシングルワイヤ・アグリゲーションと伝送で、PCBの混雑を緩和
    シングルワイヤ・アグリゲーション
  • MachXO3D ESB Implementing AES128/AES256 Encryption and Decryption

    Reference Design

    MachXO3D ESB Implementing AES128/AES256 Encryption and Decryption

    Shows how to use the MachXO3D Embedded Security Block (ESB) to implement AES128 or AES256 encryption or decryption.
    MachXO3D ESB Implementing AES128/AES256 Encryption and Decryption
  • I2C マスター WISHBONE準拠

    Reference Design

  • 8:1 マイクロフォン集約

    Reference Design

    8:1 マイクロフォン集約

    iCE40 UltraPlus™ は8個のPDMマイクロフォンからデータを集約し、12Sを経由してプロセッサに伝送することが可能な低コスト、電力効率の良い、小型フットプリントのオーディオソリューションを提供します。
    8:1 マイクロフォン集約
  • Infrared Remote Tx/Rx Reference Designs

    Reference Design

    Infrared Remote Tx/Rx Reference Designs

    Implements an interface to IR receive and/or IR transmit. This includes PWM (pulse width modulation) timing and protocol conversion to an SPI /I2C bus
    Infrared Remote Tx/Rx Reference Designs
  • 画像センサブリッジ

    Reference Design

    画像センサブリッジ

    iCE40 UltraPlus™は低コストで電力効率が良く、小型の画像センサインターフェースを提供します
    画像センサブリッジ
  • ロングレンジ(LoRa)ワイアレス

    Reference Design

    ロングレンジ(LoRa)ワイアレス

    スマートLoRaエッジデバイス-iCE440 UltraPlus™デバイスの基本的なセンサー読み取りと送信、エッジでのインテリジェントな低消費電力計算
    ロングレンジ(LoRa)ワイアレス
  • Page 1 of 7
    First Previous
    1 2 3 4 5 6 7
    Next Last
    Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.