キーフレーズ検出

Lattice sensAIデモ

音声コマンドからシステム動作に変換-一般的なトレーニングツールを使って、ニューラルネットワークのキーフレーズコマンドをラティスニューラルネットワークコンパイラとともにトレーニングし、ラティス推論エンジンに出力します。最後に、iCE40 UltraPlus-5K FPGAとBNN アクセラレータIPコアで構成された推論エンジンを設計に追加し、システムインテリジェンスを完成させます。

わずか1mWで常時オンの聞き取り機能-デジタルマイクロフォンを直接ラティスの推論エンジンに接続し、キーフレーズ検出だけでなく、128Kバイトの内蔵SRAMによるオーディオバッファを備え、常時オンの聞き取りを可能にします。

2.15 mm x 2.55 mm FPGAでマルチエンジンBNN-BNNアーキテクチャのラティス推論エンジンは、iCE40 UltraPlus FPGAの2つのパッケージオプションを実装することができます。0.4mmボールピッチの30ボールCSPパッケージは、FPGA内に最小ニューラルネットワーク(2.15mm x 2.55mm)を作成しました。 0.5 mmピンピッチの48ピンQFNパッケージは、7.0 mm x 7.0 mmの低コストPCBデザインを可能にします。

特長

  • iCE40 UltraPlus MDPボードを使って”7”という言葉を検出することが可能
  • iCE40 UltraPlusモバイル開発プラットフォーム上で迅速な実装向けの設定ファイルを提供
  • キーワードの長さ:16 KHzサンプリングで1秒
  • 27 MHzで動作するFPGAによる性能
    • 音がないときは700 uW
    • 音があるときは7.7 mW
    • 検出時間:1秒ごとに40評価
  • 3.5MHzで動作するFPGAによる性能
    • 音がないときは600 uW
    • 音があるときは4.2 mW
    • 検出時間:1秒ごとに20評価
Lattice sensAI

リンクに飛ぶ

ブロックダイアグラム

ドキュメント

Quick Reference
Downloads
TITLE NUMBER VERSION DATE FORMAT SIZE
MDP Based Key Phrase Detection Demonstration User Guide
FPGA-UG-02048 1.0 5/22/2018 PDF 1.1 MB
TITLE NUMBER VERSION DATE FORMAT SIZE
MDP Based Key Phrase Detection Demonstration Bitstreams
1.0 5/22/2018 ZIP 2.1 MB